发明名称 非易失性半导体存储装置
摘要 字线(WL1~WLm)分别与存储单元(MC11~MCmn)的存储单元行相对应。位线(BL1~BLn)及源极线(SL1~SLn)分别与存储单元(MC11~MCmn)的存储单元列相对应。第一开关元件(DB1~DBn)对被施加基准电压(VSS)的基准节点与位线(BL1~BLn)之间的连接状态和非连接状态进行切换,第二开关元件(DS1~DSn)对该基准节点与源极线(SL1~SLn)之间的连接状态和非连接状态进行切换,第三开关元件(CB1~CBn)对供给重写电压(Vwrite)的写驱动器(16)与位线(BL1~BLn)之间的连接状态和非连接状态进行切换,第四开关元件(CS1~CSn)对该写驱动器(16)与源极线(SL1~SLn)之间的连接状态和非连接状态进行切换。
申请公布号 CN103339680B 申请公布日期 2016.04.13
申请号 CN201280006506.2 申请日期 2012.01.13
申请人 松下电器产业株式会社 发明人 河野和幸
分类号 G11C13/00(2006.01)I 主分类号 G11C13/00(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 李逸雪
主权项 一种非易失性半导体存储装置,其特征在于:该非易失性半导体存储装置包括:m×n个存储单元,其呈m行n列的矩阵状排列,m、n是2以上的整数,m条字线,该m条字线中的每一条字线与所述m×n个存储单元的存储单元行中所对应的一存储单元行所包含的n个存储单元连接,n条位线及n条源极线,该n条位线中的每一条位线及该n条源极线中的每一条源极线与所述m×n个存储单元的存储单元列中所对应的一存储单元列所包含的m个存储单元连接,字线驱动电路,其有选择地激活所述m条字线,写驱动器,其供给重写电压,第一选择电路,其包括n个第一开关元件和n个第二开关元件,该n个第一开关元件中的每一个第一开关元件对被施加基准电压的基准节点与所述n条位线中所对应的位线之间的连接状态和非连接状态进行切换,该n个第二开关元件中的每一个第二开关元件对所述基准节点与所述n条源极线中所对应的源极线之间的连接状态和非连接状态进行切换,以及第二选择电路,其包括n个第三开关元件和n个第四开关元件,该n个第三开关元件中的每一个第三开关元件对所述写驱动器与所述n条位线中所对应的位线之间的连接状态和非连接状态进行切换,该n个第四开关元件中的每一个第四开关元件对所述写驱动器与所述n条源极线中所对应的源极线之间的连接状态和非连接状态进行切换,所述n个第一开关元件分别被连接于n根第一开关控制线并被控制,所述n个第二开关元件分别被连接于n根第二开关控制线并被控制,所述n个第三开关元件分别被连接于n根第三开关控制线并被控制,所述n个第四开关元件分别被连接于n根第四开关控制线并被控制,所述写驱动器、所述第一选择电路及所述第二选择电路被配置在由所述m×n个存储单元构成的存储单元阵列的列方向的一端侧。
地址 日本大阪府