发明名称 一种阵列基板及其制作方法
摘要 本发明提供了一种阵列基板及其制作方法,涉及显示技术领域,解决了现有的阵列基板检测区的检测结果无法反应真实的显示区域的薄膜晶体管的特性的问题。一种阵列基板,包括显示区域和周边区域,其中,显示区域包括多个用于显示的第一像素单元;周边区域包括检测区,在所述检测区设置有用于检测的第二像素单元,每一像素单元对应设置有薄膜晶体管,所述周边区域还包括环绕所述检测区的分隔区,所述分隔区用于使得检测区的薄膜晶体管的特性均匀。
申请公布号 CN103412419B 申请公布日期 2016.04.06
申请号 CN201310323825.2 申请日期 2013.07.30
申请人 北京京东方光电科技有限公司 发明人 郭建
分类号 G02F1/13(2006.01)I;G02F1/1333(2006.01)I 主分类号 G02F1/13(2006.01)I
代理机构 北京中博世达专利商标代理有限公司 11274 代理人 申健
主权项 一种阵列基板,包括显示区域和周边区域,其中,显示区域包括多个用于显示的第一像素单元;周边区域包括检测区,在所述检测区设置有用于检测的第二像素单元,每一像素单元对应设置有薄膜晶体管,其特征在于,所述周边区域还包括环绕所述检测区的分隔区,所述分隔区用于使得检测区的第二像素单元的薄膜晶体管的特性均匀;显示区域第一像素单元的线宽和周边区域的第二像素单元的线宽具有以下关系:<maths num="0001" id="cmaths0001"><math><![CDATA[<mrow><mi>a</mi><mo>=</mo><mi>c</mi><mo>-</mo><mrow><mo>(</mo><mfrac><mi>x</mi><mn>200</mn></mfrac><mo>-</mo><mfrac><mi>a</mi><mi>b</mi></mfrac><mo>)</mo></mrow><mo>,</mo></mrow>]]></math><img file="FDA0000881994460000011.GIF" wi="395" he="142" /></maths>其中a为检测区的线宽,c为显示区域的线宽,b为检测区的线间距,x为像素密度;在制作初期,周边区域的像素单元的线宽小于显示区域的第一像素单元的线宽。
地址 100176 北京市大兴区经济技术开发区西环中路8号