发明名称 | 一种基于FPGA的智能交通信号灯系统及其控制方法 | ||
摘要 | 本发明公开了一种基于FPGA的智能交通信号灯系统及其控制方法,其特征是,包括PC机、图像处理模块、显示模块、时钟晶振和通信模块;所述图像处理模块包括CMOS图像传感器、SDRAM和FPGA芯片;所述通信模块包括以太网控制器和以太网络;所述FPGA芯片通过以太网控制器、以太网络与PC机进行数据传输;所述时钟晶振用于系统计时并在倒数计时显示模块上显示。本发明所达到的有益效果:单独采用FPGA作为处理与控制比采用人工控制或者其他控制单元在结构上更加简单并且具备可移植性好,灵活性高等优点,使整个交通信号灯系统更加紧凑、高效;采用三帧差法判定车辆是否静止排队等候,比背景差法、光流法运算量较小,速度较快满足实时性的要求,并且适应性强。 | ||
申请公布号 | CN105448111A | 申请公布日期 | 2016.03.30 |
申请号 | CN201510964471.9 | 申请日期 | 2015.12.18 |
申请人 | 南京信息工程大学 | 发明人 | 李鹏;杜敏;赵芬芬;柴文兵 |
分类号 | G08G1/08(2006.01)I | 主分类号 | G08G1/08(2006.01)I |
代理机构 | 南京纵横知识产权代理有限公司 32224 | 代理人 | 董建林 |
主权项 | 一种基于FPGA的智能交通信号灯系统,其特征是,包括PC机、图像处理模块、显示模块、时钟晶振和通信模块;所述图像处理模块包括CMOS图像传感器、SDRAM和FPGA芯片;所述CMOS图像传感器用于采集路面车辆状况图像,并存储到SDRAM中;所述FPGA芯片从SDRAM中读取图像,并将采集到的实时视频图像信息传输到PC机上显示;所述显示模块包括倒数计时显示模块和信号灯方向显示模块;所述FPGA芯片根据SDRAM中的图像判定检测到的排队车辆数目,并向信号灯方向显示模块发出控制信息进行相应的显示工作;所述通信模块包括以太网控制器和以太网络;所述以太网控制器通过以太网络与PC机连接;所述FPGA芯片通过以太网控制器、以太网络与PC机进行数据传输;所述时钟晶振用于系统计时并在倒数计时显示模块上显示。 | ||
地址 | 210019 江苏省南京市建邺区奥体大街69号 |