发明名称 用于平板显示的GOA电路及显示装置
摘要 本发明涉及用于平板显示的GOA电路及显示装置。该GOA电路包括级联的多个GOA单元,GOA单元包括上拉控制电路(400)及下传电路(500);下传电路(500)包括第一薄膜晶体管(T22),栅极连接栅极信号点(Q(n)),漏极和源极分别输入时钟信号(CK(n))和输出开动信号ST(n);上拉控制电路(400)包括:第二薄膜晶体管(T11),栅极输入开动信号(ST(n-2)),漏极和源极分别连接水平扫描线(G(n-2))和栅极信号点(Q(n));第三薄膜晶体管(T12),栅极连接水平扫描线(G(n-1)),漏极和源极分别连接水平扫描线(G(n-1))和栅极信号点(Q(n))。本发明还提供了相应的显示装置。本发明可以提升GOA电路及相关显示装置在高温下的稳定性。
申请公布号 CN103680386B 申请公布日期 2016.03.09
申请号 CN201310700124.6 申请日期 2013.12.18
申请人 深圳市华星光电技术有限公司 发明人 虞晓江;李文英;李长晔;赖梓杰
分类号 G09G3/20(2006.01)I 主分类号 G09G3/20(2006.01)I
代理机构 深圳市德力知识产权代理事务所 44265 代理人 林才桂
主权项 一种用于平板显示的GOA电路,其特征在于,包括级联的多个GOA单元,按照第n级GOA单元控制对显示区域第n级水平扫描线(G(n))充电,该第n级GOA单元包括上拉电路(100),下拉电路(200),下拉维持电路(300),上拉控制电路(400),下传电路(500)及自举电容(Cb);该上拉电路(100)、下拉电路(200)、下拉维持电路(300)及自举电容(Cb)均分别与栅极信号点(Q(n))和该第n级水平扫描线(G(n))连接,该上拉控制电路(400)和下传电路(500)分别与该栅极信号点(Q(n))连接;该下传电路(500)包括:第一薄膜晶体管(T22),其栅极连接该栅极信号点(Q(n)),漏极和源极分别输入第n级时钟信号(CK(n))和输出开动信号(ST(n));该上拉控制电路(400)包括:第二薄膜晶体管(T11),其栅极输入来自第n‑2级GOA单元的开动信号(ST(n‑2)),漏极和源极分别连接第n‑2级水平扫描线(G(n‑2))和该栅极信号点(Q(n));第三薄膜晶体管(T12),其栅极连接第n‑1级水平扫描线(G(n‑1)),漏极和源极分别连接该第n‑1级水平扫描线(G(n‑1))和该栅极信号点(Q(n));该下拉维持电路(300)包括:第四薄膜晶体管(T32),其栅极连接第一电路点(P),漏极和源极分别连接该第n级水平扫描线(G(n))和输入第一直流低电压(VSS);第五薄膜晶体管(T33),其栅极连接第二电路点(K),漏极和源极分别连接该第n级水平扫描线(G(n))和输入该第一直流低电压(VSS);第六薄膜晶体管(T42),其栅极连接该第一电路点(P),漏极和源极分别连接该第n‑1级水平扫描线(G(n‑1))和该栅极信号点(Q(n));第七薄膜晶体管(T43),其栅极连接该第二电路点(K),漏极和源极分别连接该第n‑1级水平扫描线(G(n‑1))和该栅极信号点(Q(n));第八薄膜晶体管(T52),其栅极连接该栅极信号点(Q(n)),漏极和源极分别连接该第一电路点(P)和输入该第一直流低电压(VSS);第九薄膜晶体管(T62),其栅极连接该栅极信号点(Q(n)),漏极和源极分别连接该第二电路点(K)和输入该第一直流低电压(VSS);第十薄膜晶体管(T53),其栅极输入第一时钟信号(ECK),漏极和源极分别输入该第一时钟信号(ECK)和连接该第一电路点(P);第十一薄膜晶体管(T54),其栅极输入第二时钟信号(EXCK),漏极和源极分别输入该第一时钟信号(ECK)和连接该第一电路点(P);第十二薄膜晶体管(T63),其栅极输入该第二时钟信号(EXCK),漏极和源极分别输入该第二时钟信号(EXCK)和连接该第二电路点(K);第十三薄膜晶体管(T64),其栅极输入该第一时钟信号(ECK),漏极和源极分别输入该第二时钟信号(EXCK)和连接该第二电路点(K);工作时,该第一时钟信号(ECK)和该第二时钟信号(EXCK)的频率低于该第n级时钟信号(CK(n)),并且该第一电路点(P)和该第二电路点(K)交替受该第一时钟信号(ECK)和该第二时钟信号(EXCK)充电而处于高电位。
地址 518132 广东省深圳市光明新区塘明大道9—2号