发明名称 一种总线模块与环路滤波模块的时钟轮转控制方法和装置
摘要 本发明公开了一种总线模块与环路滤波模块的时钟轮转控制方法和装置,所述装置包括第一存储模块和第二存储模块,在工作时某一个存储模块用于环路滤波模块写入数据,另一个存储模块用于总线模块读取数据,两者时钟分离轮转切换,使得读写数据可以流水作业,大大提高了数据读写效率。同时,采用两个存储模块来存储读写数据,任意一个存储模块只需满足在同一时刻可以进行读操作或写操作中的一项即可,相较于需要满足在同一时刻既可读又可写的存储模块而言,减小了硬件面积,进而节约了硬件成本。
申请公布号 CN105373501A 申请公布日期 2016.03.02
申请号 CN201510464680.7 申请日期 2015.07.31
申请人 福州瑞芯微电子股份有限公司 发明人 张明懿
分类号 G06F13/38(2006.01)I;G06F13/40(2006.01)I 主分类号 G06F13/38(2006.01)I
代理机构 福州市景弘专利代理事务所(普通合伙) 35219 代理人 林祥翔;吕元辉
主权项 一种总线模块与环路滤波模块的时钟轮转控制装置,其特征在于,所述装置包括总线模块、环路滤波模块、存储模块和控制模块,所述存储模块包括第一存储模块和第二存储模块,所述控制模块包括写控制模块和读控制模块;所述总线模块与读控制模块连接,所述读控制模块与第一存储模块连接,所述读控制模块与第二存储模块连接;所述环路滤波模块与写控制模块连接,所述写控制模块与第一存储模块连接,所述写控制模块与第二存储模块连接;所述写控制模块用于生成环路滤波模块第一写有效信号;所述环路滤波模块用于接收第一写有效信号,将第一数据写入第一存储模块;所述读控制模块用于在环路滤波模块将第一数据写入第一存储模块完成后,生成总线模块第一读有效信号;所述总线模块用于接收第一读有效信号,读取第一存储模块中的第一数据,所述写控制模块还用于生成环路滤波模块第二写有效信号;所述环路滤波模块还用于接收第二写有效信号,将第二数据写入第二存储模块;所述读控制模块还用于在环路滤波模块将第二数据写入第二存储模块完成后,生成总线模块第二读有效信号;所述总线模块还用于接收第二读有效信号,读取第二存储模块中的第二数据。
地址 350003 福建省福州市鼓楼区软件大道89号18号楼