发明名称 | 于静态电流测试下检测全域字符线缺陷 | ||
摘要 | 本发明涉及于静态电流测试下检测全域字符线缺陷的领域,具体的,一种检测内存缺陷的装置,包括:一第一全域字符线;一第二全域字符线;一全域字符线前端电路,连接至该第一全域字符线;一全域字符线驱动电路,连接至该第一全域字符线;一位储存电路,连接至该第一全域字符线,以及包括多个字符储存晶体管,其中,该多个字符储存晶体管包括:多个寄生电容;以及一压控电流晶体管,包括一第一端、一第二端及一第三端,其中,该第一端连接至该第一全域字符线,该第二端连接至该全域字符线前端电路,以及该第三端输出测试电流。 | ||
申请公布号 | CN105321578A | 申请公布日期 | 2016.02.10 |
申请号 | CN201410529106.0 | 申请日期 | 2014.10.10 |
申请人 | 常忆科技股份有限公司 | 发明人 | 杨连圣;张鸿文 |
分类号 | G11C29/08(2006.01)I | 主分类号 | G11C29/08(2006.01)I |
代理机构 | 北京华夏博通专利事务所(普通合伙) 11264 | 代理人 | 刘俊 |
主权项 | 一种检测内存缺陷的装置,其特征在于,包括:一第一全域字符线,包括一寄生电容;一第二全域字符线;一全域字符线前端电路;一全域字符线驱动电路,连接至该全域字符线前端电路及驱动该第一全域字符线;一区域字符线驱动电路,连接至该第一全域字符线及驱动一区域字符线;以及一压控电流晶体管,包括一第一端、一第二端及一第三端,其中,该第一端连接至该第一全域字符线,该第二端连接至该全域字符线前端电路及该全域字符线驱动电路之间,以及该第三端输出测试电流。 | ||
地址 | 中国台湾新竹科学工业园区新竹市科技五路2号3楼 |