发明名称 一种带有滤波整形电路的盲过采样时钟数据恢复电路
摘要 本发明公开了一种带有滤波整形电路的盲过采样时钟数据恢复电路,主要用来解决串行通信中数据码流的畸变所导致的误码,提高时钟数据恢复的准确性。所述的盲过采样时钟数据恢复电路包括由并行过采样模块构成的接收器(1);由同步调整电路(21)、滤波整形电路(22)、鉴相编码电路(23)、控制电路(24)、数据选择电路(25)构成的数据恢复电路(2);由鉴频鉴相器(PFD)、电荷泵(CP)、环路滤波器(LF)、分频器(/M)、多相位压控振荡器(VCO)构成的锁相环(3);本滤波整形电路的加入有效的改善了采样数据流,使得原本带有毛刺的采样数据流变得更加平滑,使得电路获得更高的抖动容限,具有更高的噪声抑制能力。
申请公布号 CN103219992B 申请公布日期 2016.01.27
申请号 CN201310038206.9 申请日期 2013.01.31
申请人 南京邮电大学 发明人 张长春;高宁;方玉明;郭宇锋;刘蕾蕾;李卫;陈德媛
分类号 H03L7/085(2006.01)I;H03L7/113(2006.01)I 主分类号 H03L7/085(2006.01)I
代理机构 江苏爱信律师事务所 32241 代理人 唐小红
主权项 一种带有滤波整形电路的盲过采样时钟数据恢复电路,其特征在于所述的盲过采样时钟数据恢复电路包括由并行过采样模块构成的接收器(1);由同步调整电路(21)、滤波整形电路(22)、鉴相编码电路(23)、控制电路(24)、数据选择电路(25)构成的数据恢复电路(2);由鉴频鉴相器(PFD)、电荷泵(CP)、环路滤波器(LF)、分频器(/M)、多相位压控振荡器(VCO)构成的锁相环(3);其中同步调整电路(21)的输入端直接与接收器(1)相连,输出端接滤波整形电路(22),滤波整形电路(22)的输出端分两路,一路接鉴相编码电路(23),另一路接数据选择电路(25),控制电路(24)分别与鉴相编码电路和数据选择电路连接;在锁相环(3)中,鉴频鉴相器(PFD)、电荷泵(CP)、环路滤波器(LF)、分频器(/M)顺序连接构成一个环路,环路滤波器(LF)的输出端接多相位压控振荡器(VCO),多相位压控振荡器(VCO)的输出端接接收器(1);该滤波整形电路包括3个11位寄存器阵列、 9个加法器阵列、9个数据选择电路阵列和1个9位输出寄存器,其中,寄存器阵列包括即第一寄存器reg1、第二寄存器reg2、第三寄存器reg3;同步调整后得到的11位数据PBit4、PBit5、PBit6、PBit7、PBit8、Bit1、Bit2、Bit3、Bit4、Bit5、Bit6分别存入三个寄存器的相应位置,PBit表示前一采样数据流中的数据,Bit表示当前采样数据流中的数据;在三个寄存器下面的是9个3输入2输出的加法器,将第一寄存器的PBit6、第二寄存器的PBit5和第三寄存器的PBit4与第一加法器的输入端相连,将第一寄存器的PBit7、第二寄存器的PBit6和第三寄存器的PBit5与第二加法器的输入端相连,将第一寄存器的PBit8、第二寄存器的PBit7和第三寄存器的PBit6与第三加法器的输入端相连,将第一寄存器的Bit1、第二寄存器的PBit8和第三寄存器的PBit7与第四加法器的输入端相连,将第一寄存器的Bit2、第二寄存器的Bit1和第三寄存器的PBit8与第五加法器的输入端相连,将第一寄存器的Bit3、第二寄存器的Bit2和第三寄存器的Bit1与第六加法器的输入端相连,将第一寄存器的Bit4、第二寄存器的Bit3和第三寄存器的Bit2与第七加法器的输入端相连,将第一寄存器的Bit5、第二寄存器的Bit4和第三寄存器的Bit3与第八加法器的输入端相连,最后将第一寄存器的Bit6、第二寄存器的Bit5和第三寄存器的Bit4与第九加法器的输入端相连,在每个加法器下端接一个2输入1输出的数据选择模块,将第一加法器的输出H1、L1与第一数据选择模块的输入端相连,将第二加法器的输出H2、L2与第二数据选择模块的输入端相连,将第三加法器的输出H3、L3与第三数据选择模块的输入端相连,将第四加法器的输出H4、L4与第四数据选择模块的输入端相连,将第五加法器的输出H5、L5与第五数据选择模块的输入端相连,将第六加法器的输出H6、L6与第六数据选择模块的输入端相连,将第七加法器的输出H7、L7与第七数据选择模块的输入端相连,将第八加法器的输出H8、L8与第八数据选择模块的输入端相连,将第九加法器的输出H9、L9与第九数据选择模块的输入端相连,最后,将9个数据选择模块的一共9个输出与最下端的输出寄存器相连,这样就构成了本滤波整形电路。
地址 210003 江苏省南京市新模范马路66号