发明名称 一种接收HDI-SDI和Cameralink接口的视频显示模块
摘要 本发明涉及一种涉及HDI-SDI和Cameralink接口的视频显示模块,包括电源模块、Cameralink解码模块、高清HDI-SDI视频AD模块、PAL制视频DA模块、高清HDI-SDI视频DA模块、FPGA、串口通讯模块,电源模块向FPGA供电;串口通讯模块用于外部系统与FPGA相互通讯;Cameralink解码模块包括DS90CR288A芯片、DS90LV031A芯片和DS90LV019芯片,高清HDI-SDI视频AD模块包括LMH0044SQ芯片和LMH0041SQ芯片,PAL制视频DA模块包括ADV7179芯片和AD8051芯片,本发明视频显示模块重量小、体积轻,重量约100克,尺寸为120X112X20mm。
申请公布号 CN105187766A 申请公布日期 2015.12.23
申请号 CN201510430627.5 申请日期 2015.07.21
申请人 中国科学院西安光学精密机械研究所 发明人 张永康;田雁;许朝晖;田广元;丁璐;冯谋朝
分类号 H04N7/18(2006.01)I;H04N5/775(2006.01)I;H04N7/01(2006.01)I 主分类号 H04N7/18(2006.01)I
代理机构 西安智邦专利商标代理有限公司 61211 代理人 张倩
主权项 一种接收HDI‑SDI和Cameralink接口的视频显示模块,其特征在于:包括电源模块、Cameralink解码模块、高清HDI‑SDI视频AD模块、PAL制视频DA模块、高清HDI‑SDI视频DA模块、FPGA、串口通讯模块,所述电源模块向FPGA供电;所述串口通讯模块用于外部系统与FPGA相互通讯;所述Cameralink解码模块包括DS90CR288A芯片、DS90LV031A芯片和DS90LV019芯片,所述DS90CR288A芯片将来自cameralink相机的视频数据的LVDS差分信号和LVDS差分时钟信号转换为80位视频数据信号和XPCLK时钟信号,后输出给FPGA芯片;所述DS90LV031A芯片将FPGA产生的视频同步信号DIN转换产生LVDS差分信号DOUT去配置cameralink相机的外触发同步信号;所述DS90LV019A芯片用于FPGA和cameralink相机的通讯,所述DS90LV019A芯片接收来自FPGA产生的串口通讯信号DIN1进行转换输出LVDS差分信号DO1给cameralink相机,同时DS90LV019A芯片接收来自cameralink相机LVDS差分信号RI 1进行转换后输出电平为LVTTL的串口通讯信号RO1供FPGA处理;所述高清HDI‑SDI视频AD模块包括LMH0044SQ芯片和LMH0041SQ芯片,所述LMH0044SQ芯片接收高清数字视频信号HDI_IN转换为LVDS差分信号,并将该差分信号发送给LMH0041SQ芯片,所述LMH0041SQ芯片将接收到的LVDS差分信号转换为5位差分数据信号RX和LVDS差分时钟信号RXCLK供FPGA处理;所述PAL制视频DA模块包括ADV7179芯片和AD8051芯片,所述芯片ADV7179接收来自FPGA的视频数据ENC_P、时钟信号ENC_CLK、行同步信号ENC_HS和场同步信号ENC_VS且将接收到的全部信号转换为模拟视频信号CVBS,模拟视频信号CVBS经过AD8051芯片放大输出至接口J1;所述高清HDI‑SDI视频DA模块包括LMH0040SQ芯片,所述LMH0040SQ芯片接收来自FPGA的LVDS差分信号TX和LVDS时钟差分信号TXCLK,并转换为高清信号HDI_OUT输出接口J2。
地址 710119 陕西省西安市高新区新型工业园信息大道17号