发明名称 锁相环电路及锁相方法
摘要 一种锁相环电路和锁定相位的方法。该锁相环电路可以包括:相位检测器,其接收外部时钟信号和反馈时钟信号,并且当外部时钟信号的相位领先于反馈时钟信号的相位时输出上升信号,而当外部时钟信号的相位落后于反馈时钟信号的相位时输出下降信号;环路滤波器电路,其响应于该上升信号提高控制电压,并且响应于该下降信号而降低控制电压;以及压控振荡器,其接收控制电压,并且直接产生至少n(其中n是大于等于4的整数)个内部时钟信号。该锁相环电路还可以包括压控振荡器电路,压控振荡器电路包括至少四个环路,接收控制电压,并且产生多个内部时钟信号。
申请公布号 CN1885721B 申请公布日期 2010.05.12
申请号 CN200610094589.1 申请日期 2006.06.21
申请人 三星电子株式会社 发明人 朴文淑;金圭现
分类号 H03L7/08(2006.01)I;H03L7/099(2006.01)I;H03L7/093(2006.01)I;H03L7/18(2006.01)I 主分类号 H03L7/08(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 蒲迈文;黄小临
主权项 一种锁相环电路,包括:相位检测器,其接收外部时钟信号和反馈时钟信号,并且当外部时钟信号的相位领先于反馈时钟信号的相位时输出上升信号,而当外部时钟信号的相位落后于反馈时钟信号的相位时输出下降信号;环路滤波器电路,其响应于该上升信号提高控制电压,并且响应于该下降信号而降低控制电压;以及压控振荡器电路,其接收控制电压,并且直接产生至少n个内部时钟信号,其中n是大于等于4的整数,其中,所述压控振荡器电路包括超级环形振荡器,由所述压控振荡器电路在不使用分频器的情况下产生的所述至少n个内部时钟信号的频率是所述外部时钟信号的频率的倍数,所述至少n个内部时钟信号彼此相位不同并且具有相同的相位差,所述至少n个内部时钟信号中的至少一个用于产生反馈时钟信号,所述反馈时钟信号被所述外部时钟信号锁定,并且其中,所述超级环形振荡器包括连接反相器为环型的至少两个环路,所述反相器中的至少一个被公共连接到所述至少两个环路,并且通过将所述反相器中的至少两个的输出信号的相位进行组合而生成所述至少n个内部时钟信号中的至少一个。
地址 韩国京畿道