发明名称 用于信号处理的定时同步方法及装置
摘要 本发明公开了一种用于信号处理的定时同步方法。该方法包括:信号处理系统基于已知的信号带宽、调制方式和系统时钟周期接收信号;基于预先设置的采样率在每个码元周期内采集多个采样点;将各码元周期内的各相同采样时刻的采样点的功率值分别累加,将累加的功率最大的采样时刻确定为最佳判决时刻;将最佳判决时刻与中间采样点的时刻相比较:当最佳判决时刻与中间采样点的时刻不一致时,对于后续采样,提前或延后一个采样时钟周期来确定最佳判决时刻,直到最佳判决时刻与中间采样点的时刻接近;输出定时的同步信号。本发明还公开了一种用于信号处理的定时同步装置。本发明算法简单,消耗的硬件资源少,速度快,抗干扰性强,通用性高。
申请公布号 CN105119702A 申请公布日期 2015.12.02
申请号 CN201510578321.4 申请日期 2015.09.11
申请人 北京华清瑞达科技有限公司 发明人 朱骏;吴志林
分类号 H04L7/00(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 北京商专永信知识产权代理事务所(普通合伙) 11400 代理人 葛强;方挺
主权项 一种用于信号处理的定时同步方法,所述方法包括:信号处理系统基于已知的信号带宽、调制方式和系统时钟周期接收信号;基于预先设置的采样率在每个码元周期内采集多个采样点;将各码元周期内的各相同采样时刻的采样点的功率值分别累加,将累加的功率最大的采样时刻确定为最佳判决时刻;将所述最佳判决时刻与所述多个采样点中的中间采样点的时刻相比较:当所述最佳判决时刻与所述中间采样点的时刻不一致时,对于后续采样,提前或延后一个采样时钟周期来确定最佳判决时刻;如果提前或延后的最佳判决时刻依然与所述中间采样点的时刻不一致,则继续对于后续采样提前或延后一个采样时钟周期来确定最佳判决时刻,直到最佳判决时刻与所述中间采样点的时刻接近;输出定时的同步信号。
地址 100085 北京市海淀区学清路九号汇智大厦A座507室