发明名称 一种四相位数模转换方法及数模转换器
摘要 本发明公开了一种四相位数模转换方法及数模转换器,包括使经四次采样得到的四组数据流与内部基准时钟同步;对内部基准时钟进行90度相位延迟,得到内部延迟时钟,内部基准时钟和所述内部延迟时钟在内部基准时钟的一个周期内产生四个边沿;使同步后的四组数据流对应在四个边沿处分时输出,以合成一组数据流;将合成的一组数据流转换为模拟信号。本发明利用两个频率相同的内部时钟使在内部基准时钟的一个周期内经四次采样得到的码流为Fs/4的四组数据流分别在内部时钟产生的四个边沿处输出,以将四组数据流合成一组码流为Fs的一组数据流,进而可在内部时钟频率为采样率的1/4倍的情况下进行数模转换。
申请公布号 CN105007081A 申请公布日期 2015.10.28
申请号 CN201410163396.1 申请日期 2014.04.22
申请人 中国科学院微电子研究所 发明人 周磊;吴旦昱;江帆;武锦;金智;刘新宇
分类号 H03M1/66(2006.01)I 主分类号 H03M1/66(2006.01)I
代理机构 北京维澳专利代理有限公司 11252 代理人 王立民;张应
主权项 一种四相位数模转换方法,其特征在于,包括:使经四次采样得到的四组数据流与内部基准时钟同步,其中,每组数据流具有n路数据流,n为所述四相位数模转换器的分辨率;对所述内部基准时钟进行90度相位延迟,得到内部延迟时钟,所述内部基准时钟和所述内部延迟时钟在所述内部基准时钟的一个周期内产生四个边沿;使同步后的四组数据流对应在所述四个边沿处分时输出,以合成一组数据流;将所述合成的一组数据流转换为模拟信号。
地址 100029 北京市朝阳区北土城西路3号