发明名称 共享存储机制的WPAN中准循环LDPC串行编码器
摘要 本发明提供了一种基于共享存储机制的WPAN中准循环LDPC串行编码器,该编码器包括1个预先存储所有码率生成矩阵中循环矩阵生成多项式的生成多项式查找表、1个滑动存储信息比特的16位延时器、16个缓存生成多项式的21位缓冲器、16个对信息比特和生成多项式进行标量乘的21位二进制乘法器、16个对乘积和移位寄存器内容进行模2加的21位二进制加法器、16个存储被循环左移1位的和的21位移位寄存器。最终,校验数据包含于16个移位寄存器中。本发明提供的串行编码器兼容WPAN系统中所有码率的准循环LDPC码,具有功耗小、结构简单、存储器消耗少、成本低等优点。
申请公布号 CN104980166A 申请公布日期 2015.10.14
申请号 CN201510346184.1 申请日期 2015.06.20
申请人 荣成市鼎通电子信息科技有限公司 发明人 张鹏
分类号 H03M13/11(2006.01)I 主分类号 H03M13/11(2006.01)I
代理机构 代理人
主权项 一种共享存储机制的WPAN中准循环LDPC串行编码器,WPAN是无线个人区域网的英文简称,英文全称是Wireless Personal Area Network,准循环LDPC码的生成矩阵G分为a块行和t块列,后c块列对应的部分生成矩阵是由a×c个b×b阶循环矩阵G<sub>i,j</sub>构成的阵列,g<sub>i,j</sub>是循环矩阵G<sub>i,j</sub>的生成多项式,其中,t=a+c,a、b、c、i、j和t均为非负整数,0≤i&lt;a,a≤j&lt;t,WPAN标准采用了四种不同码率η的准循环LDPC码,η分别是1/2、5/8、3/4、7/8,对于这四种不同码率准循环LDPC码,均有t=32和b=21,四种不同码率对应的参数a分别是16、20、24、28,四种不同码率对应的参数c分别是16、12、8、4,生成矩阵G对应码字v=(s,p),G的前a块列对应的是信息向量s=(e<sub>0</sub>,e<sub>1</sub>,…,e<sub>a×b‑1</sub>),后c块列对应的是校验向量p,以b比特为一段,校验向量p被等分为c段,即p=(p<sub>0</sub>,p<sub>1</sub>,…,p<sub>15</sub>),其特征在于,所述编码器包括以下部件:生成多项式查找表,用于存储所有生成矩阵G中循环矩阵的生成多项式;延时器D,其数据比特D<sub>0</sub>,D<sub>1</sub>,…,D<sub>15</sub>滑动存储16比特信息;缓冲器B<sub>0</sub>,B<sub>1</sub>,…,B<sub>15</sub>,分别缓存生成矩阵G第a,a+1,…,t‑1块列中循环矩阵的生成多项式;b位二进制乘法器M<sub>0</sub>,M<sub>1</sub>,…,M<sub>15</sub>,分别对数据比特D<sub>0</sub>,D<sub>1</sub>,…,D<sub>15</sub>和缓冲器B<sub>0</sub>,B<sub>1</sub>,…,B<sub>15</sub>中的生成多项式进行标量乘;b位二进制加法器A<sub>0</sub>,A<sub>1</sub>,…,A<sub>15</sub>,分别对b位二进制乘法器M<sub>0</sub>,M<sub>1</sub>,…,M<sub>15</sub>的乘积和移位寄存器R<sub>0</sub>,R<sub>1</sub>,…,R<sub>15</sub>的内容进行模2加;移位寄存器R<sub>0</sub>,R<sub>1</sub>,…,R<sub>15</sub>,分别存储b位二进制加法器A<sub>0</sub>,A<sub>1</sub>,…,A<sub>15</sub>的和被循环左移1位后的结果以及最终的校验段p<sub>0</sub>,p<sub>1</sub>,…,p<sub>15</sub>。
地址 264300 山东省威海市荣成市建业街228号
您可能感兴趣的专利