发明名称 适用于电视视讯信号的水平同步信号锁相回路电路与方法
摘要 一种适用于电视视讯信号的水平同步信号(H-sync)锁相回路电路,对电视视讯信号在转换为数字信号后,经过箝制在一定范围的信号,以及经过限幅(Slicing)的电平信号,则可用以检测水平同步信号的上下缘转换,而产生更新使能信号。并根据这些信号,水平同步信号频率计算器则可以计算出输入电视视讯信号的动态的水平同步信号频率,进而取代预先设定的水平同步信号频率,增加对电视视讯信号的同步信号锁相的容忍度。
申请公布号 CN100536537C 申请公布日期 2009.09.02
申请号 CN200610166766.2 申请日期 2006.12.14
申请人 联詠科技股份有限公司 发明人 林信一
分类号 H04N5/44(2006.01)I;H04N5/52(2006.01)I;H04N5/06(2006.01)I;H04N5/04(2006.01)I 主分类号 H04N5/44(2006.01)I
代理机构 北京市柳沈律师事务所 代理人 蒲迈文;黄小临
主权项 1.一种水平同步信号锁相回路电路,包括:一模拟/数字转换器,用以接收到具有一水平同步信号的电视视讯信号,并转为一数字电视视讯信号;一自动增益控制及箝制电路,用以接收该数字电视视讯信号,并施以自动增益与箝制功能操作后,产生经过控制大小的一箝制信号;一限幅电平计算器,用以接收该箝制信号,估计该水平同步信号的一电平后,输出一电平信号;一水平同步信号频率计算器,接收该箝制信号与该电平信号后,估计算出一水平同步信号频率;一累积计算器,依据该水平同步信号频率与一具有预先设定的每条线输出像素的频率与一预先设定的每条线输出像素的像素数量,输出一规律增加级数;一离散时间震荡器,用以接收该规律增加级数与一动态增加级数,并据以调整该水平同步信号锁相回路电路的输出时钟信号的频率;一水平同步信号检测计数器,接收该水平同步信号锁相回路电路的输出时钟信号的频率,并根据该预先设定的每条线输出的像素数量输出一同步相位信号;一相位错误检测器,用以接收该箝制信号、该电平信号、以及该同步相位信号,并且根据该箝制信号相较于该电平信号的电平,计算该同步相位信号的一动态错误,并将该结果以一相位错误信号输出;以及一数字增益及低通滤波器,用以接收该相位错误信号,并经过增益与低通滤波操作后,输出该动态增加级数,让该离散时间震荡器据以调整该水平同步信号锁相回路电路的输出时钟信号的频率。
地址 中国台湾新竹科学工业园区