发明名称 |
P波段射频宽开数字接收与测向一体机及测向方法 |
摘要 |
本发明提供的是一种P波段射频宽开数字接收与测向一体机及侧向方法。组成包括高速A/D I1、高速A/D II2、参考时钟3、系统采样时钟4、FPGA5和DSP6;两路射频信号分别送入高速A/D I1和高速A/D II2,高速A/D I1和高速A/D II2通过LVDS接口与FPGA5相连,参考时钟3与系统采样时钟4相连,系统采样时钟4分别与高速A/D I1和高速A/D II2互连,FPGA5通过配置总线与系统采样时钟4相连,FPGA5通过数据线和地址线与DSP6互连。本发明利用高速A/D完成对射频信号的采样,无需复杂的模拟前端,减少了天线与A/D之间的模拟信号处理环节,同时将数字接收与测向结合于一体。 |
申请公布号 |
CN101408608A |
申请公布日期 |
2009.04.15 |
申请号 |
CN200810137589.4 |
申请日期 |
2008.11.21 |
申请人 |
哈尔滨工程大学 |
发明人 |
张文旭;张春杰;蒋伊琳 |
分类号 |
G01S3/02(2006.01)I;G01S3/14(2006.01)I;G01S3/46(2006.01)I |
主分类号 |
G01S3/02(2006.01)I |
代理机构 |
哈尔滨市船大专利事务所 |
代理人 |
刘淑华 |
主权项 |
1、一种P波段射频宽开数字接收与测向一体机,组成包括高速A/D I(1)、高速A/DII(2)、参考时钟(3)、系统采样时钟(4)、FPGA(5)和DSP(6);其特征是:两路射频信号分别送入高速A/D I(1)和高速A/D II(2),高速A/D I(1)和高速A/D II(2)通过LVDS接口与FPGA(5)相连,参考时钟(3)与系统采样时钟(4)相连,系统采样时钟(4)分别与高速A/D I(1)和高速A/DII(2)互连,FPGA(5)通过配置总线与系统采样时钟(4)相连,FPGA(5)通过数据线和地址线与DSP(6)互连。 |
地址 |
150001黑龙江省哈尔滨市南岗区南通大街145号1号楼1005室 |