发明名称 |
一种对三路高分辨率视频流进行叠加的系统和方法 |
摘要 |
本发明的一种对三路高分辨率视频流进行叠加的系统和方法,涉及数字多媒体信息处理领域,旨在解决现有技术无法实现多路视频信号实时动态叠加等技术问题。本发明包括输入模块、专用视频叠加芯片(100)、输出模块和运算辅助模块,其中专用视频叠加芯片(100)由主控制器模块(1)、视频预处理单元(2)、前同步单元(3)、内存控制器模块(4)、数据处理模块(5)、发送接口引擎(6)和高性能DDR控制器(7)构成,本发明同时包括前述系统的运行方法。 |
申请公布号 |
CN104883517A |
申请公布日期 |
2015.09.02 |
申请号 |
CN201410067390.4 |
申请日期 |
2014.02.27 |
申请人 |
龙羽 |
发明人 |
龙羽 |
分类号 |
H04N5/265(2006.01)I;H04N5/272(2006.01)I;H04N7/08(2006.01)I |
主分类号 |
H04N5/265(2006.01)I |
代理机构 |
|
代理人 |
|
主权项 |
一种对三路高分辨率视频流进行叠加的系统,其特征在于:包括输入模块、专用视频叠加芯片(100)、输出模块和运算辅助模块,其中专用视频叠加芯片(100)由主控制器模块(1)、视频预处理单元(2)、前同步单元(3)、内存控制器模块(4)、数据处理模块(5)、发送接口引擎(6)和高性能DDR控制器(7)构成;视频预处理单元(2)分别与前同步单元(3)和内存控制器模块(4)相连接,前同步单元(3)和内存控制器模块(4)通过标准内存访问接口连接数据处理模块(5),数据处理模块(5)的发送端与发送接口引擎(6)相连;内存控制器模块(4)通过片上设备总线OPB与高性能DDR控制器(7)相连;主控制器模块(1)通过配置总线分别与视频预处理模块(2)、前同步单元(3)、内存控制器模块(4)、数据处理模块(5)、发送接口引擎(6)相连。 |
地址 |
610000 四川省成都市青羊区大安东路61号太升大厦2205 |