发明名称 信号同步系统、节点同步系统、信号同步方法以及节点同步方法
摘要 本发明的信号同步系统中,主模块进行计数,在计数值达到预先设定的基准值时,生成第1基准信号,从模块进行计数,在计数值达到基准值时,生成第2基准信号,对进行同步修正处理的间隔进行计数,在计数值达到进行同步修正处理的修正处理间隔值之后,接收第1基准信号并重启,进行计数,在表示进行同步修正处理的间隔的计数值达到修正处理间隔值之后,获得用于生成第2基准信号的计数值以及接收到第1基准信号并重启后的计数值,将抵消用于生成第2基准信号的计数值与接收到第1基准信号并重启后的计数值之间的差分的值作为基准值暂时性地设定于用于生成第2基准信号的计数。
申请公布号 CN104838615A 申请公布日期 2015.08.12
申请号 CN201280077569.7 申请日期 2012.12.13
申请人 富士电机株式会社 发明人 光井崇
分类号 H04L7/00(2006.01)I 主分类号 H04L7/00(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 张鑫
主权项 一种信号同步系统,包含根据第1基准信号进行动作的主模块、以及根据第2基准信号进行动作的从模块,并使该第2基准信号与该第1基准信号同步,其特征在于,所述主模块包括:第1基准信号生成部,该第1基准信号生成部通过进行计数,在计数值达到预先设定的基准值时,生成所述第1基准信号,所述从模块包括:第2基准信号生成部,该第2基准信号生成部通过进行计数,在计数值达到所述基准值时,生成所述第2基准信号;间隔计数部,该间隔计数部对进行同步修正处理的间隔进行计数;系统开销计数部,该系统开销计数部在所述间隔计数部中计数值达到进行所述同步修正处理的修正处理间隔值之后,接收所述第1基准信号,从而重新启动,并进行计数;计数值获取部,该计数值获取部在所述间隔计数部中计数值达到所述修正处理间隔值之后,根据所述第1基准信号的接收来获取所述第2基准信号生成部的计数值及所述系统开销计数部的计数值;以及同步修正部,该同步修正部将抵消所述第2基准信号生成部的计数值与所述系统开销计数部的计数值之间的差分的值作为基准值暂时性地设定于所述第2基准信号生成部。
地址 日本神奈川县