发明名称 アナログ−デジタル変換回路及びその駆動方法
摘要 AD変換回路(10)は、ハイ期間及びロー期間の一方の期間であり、リセット解除後の1番目の期間である第1初期期間(T2)と、当該第1初期期間(T2)より後に位置し、かつ、当該第1初期期間(T2)より短いハイ期間又はロー期間である複数の通常期間(T3)とを含むクロック信号(211及び212)を生成するクロック生成回路(150)と、クロック信号(211及び212)を用いて動作するインクリメンタル型のAD変換器(100)とを備える。
申请公布号 JPWO2013136676(A1) 申请公布日期 2015.08.03
申请号 JP20130547437 申请日期 2013.02.21
申请人 パナソニックIPマネジメント株式会社 发明人 徳永 祐介
分类号 H03M3/02 主分类号 H03M3/02
代理机构 代理人
主权项
地址