发明名称 |
于多核心处理器中并行功能之高效率硬体分派及相关之处理器系统、方法及电脑可读媒体;EFFICIENT HARDWARE DISPATCHING OF CONCURRENT FUNCTIONS IN MULTICORE PROCESSORS, AND RELATED PROCESSOR SYSTEMS, METHODS, AND COMPUTER-READABLE MEDIA |
摘要 |
本发明之实施例提供于多核心处理器中并行功能之高效率硬体分派及相关之处理器系统、方法及电脑可读媒体。在一个实施例中,在一多核心处理器之一第一硬体执行绪中侦测指示请求程式控制之一并行转移之一操作的一第一指令。将对程式控制之该并行转移的一请求排入一硬体先进先出(FIFO)伫列中。在该多核心处理器之一第二硬体执行绪中侦测指示分派该硬体FIFO伫列中之对程式控制之该并行转移的该请求之一操作的一第二指令。将对程式控制之该并行转移的该请求自该硬体FIFO伫列移出,且在该第二硬体执行绪中执行程式控制之该并行转移。以此方式,功能可在多个硬体执行绪之情况下高效地且并行地分派,同时最小化竞争管理费用。 |
申请公布号 |
TW201528133 |
申请公布日期 |
2015.07.16 |
申请号 |
TW103135562 |
申请日期 |
2014.10.14 |
申请人 |
高通公司 QUALCOMM INCORPORATED |
发明人 |
帕登 迈克尔 威廉 PADDON, MICHAEL WILLIAM;德 卡斯托 洛波 艾瑞克 艾斯穆森 DE CASTRO LOPO, ERIK ASMUSSEN;道甘 马修 克里斯汀 DUGGAN, MATTHEW CHRISTIAN;樽井健人 TARUI, KENTO;布朗 奎格 马修 BROWN, CRAIG MATTHEW |
分类号 |
G06F9/28(2006.01);G06F7/22(2006.01) |
主分类号 |
G06F9/28(2006.01) |
代理机构 |
|
代理人 |
陈长文 |
主权项 |
|
地址 |
美国 US |