发明名称 半导体器件的形成方法
摘要 一种半导体器件的形成方法,在半导体衬底上形成伪栅材料层后,在所述伪栅材料层上方形成第一硬掩模层,之后在刻蚀所述第一硬掩模层和伪栅材料层形成伪栅结构后,在所述伪栅结构上保留所述第一硬掩模层,在之后的嵌入式应力晶体管制备工艺中,所述第一硬掩模层始终覆盖在所述伪栅上方,从而避免伪栅结构被破坏,进而确保后续形成的与所述伪栅结构相匹配的金属栅极的结构。
申请公布号 CN104752184A 申请公布日期 2015.07.01
申请号 CN201310754213.9 申请日期 2013.12.31
申请人 中芯国际集成电路制造(上海)有限公司 发明人 毛刚
分类号 H01L21/28(2006.01)I;H01L21/8238(2006.01)I 主分类号 H01L21/28(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种半导体器件的形成方法,其特征在于:包括:提供半导体衬底;在所述半导体衬底上形成伪栅材料层;在所述伪栅材料层上形成第一硬掩模层;刻蚀所述第一硬掩模层,在所述第一硬掩模层内形成硬掩模图案;以所述硬掩模图案为掩模刻蚀所述伪栅材料层,形成伪栅结构,在所述伪栅结构上保留所述第一硬掩模层;在所述半导体衬底上形成第二硬掩模层,所述第二硬掩模层覆盖所述伪栅结构;刻蚀所述第二硬掩模层,在所述伪栅结构周边的半导体衬底内形成凹槽,并在所述凹槽内形成应力层;去除所述半导体衬底上剩余的第二硬掩模层。
地址 201203 上海市浦东新区张江路18号