发明名称 用于在单个指令中执行移位和异或运算的方法和装置
摘要 描述了用于执行指令的处理器。在一个实施例中,处理器包括多级的高速缓存,包括一级(L1)高速缓存;多个寄存器;指令预取单元,解码器,耦合到所述指令预取单元,被配置为用于解码所预取的包括移位和异或指令的指令;以及执行单元,耦合到所述解码器,被配置为用于响应于所述移位和异或指令,执行移位和异或操作,以及浮点单元,被配置为在浮点数据元上进行操作。
申请公布号 CN104699457A 申请公布日期 2015.06.10
申请号 CN201510098269.2 申请日期 2010.12.15
申请人 英特尔公司 发明人 V·戈帕尔;J·D·吉尔福德;E·奥兹图科;W·K·费格哈利;G·M·沃尔里齐;M·G·迪克森
分类号 G06F9/30(2006.01)I;G06F9/38(2006.01)I 主分类号 G06F9/30(2006.01)I
代理机构 上海专利商标事务所有限公司 31100 代理人 毛力
主权项 一种处理器,包括:多级的高速缓存,包括一级(L1)高速缓存;多个内部寄存器;多个寄存器,存储有浮点数据元,包括:128位压缩双字运算数,该128位压缩双字运算数包括两个64位双浮点数据元;多个状态寄存器;指令指针寄存器;指令预取器,用于获取指令;解码器,解码所获取的指令,所述指令包括执行移位和异或(XOR)操作的指令,其中所述执行移位和异或操作的指令具有:用于指定第一源运算数的第一源运算数标识符、用于指定第二源运算数的第二源运算数标识符、用于指定移位量的立即数字段、以及一字段用于标识所述第一源运算数和所述第二源运算数是32位源运算数以及64位源运算数中的一个;以及执行单元,耦合到所述解码器,使得所述处理器响应于所述执行移位和异或操作的指令,以:将所述第一源运算数移位由所述立即数字段指定的移位量,其中所述第一源运算数是标量值,将经移位的第一源运算数与所述第二源运算数进行异或运算,以及将结果得到的经移位和异或的值存储在目的地寄存器中,所述目的地寄存器是标量寄存器;以及浮点单元,被配置为在浮点数据元上进行操作。
地址 美国加利福尼亚州