发明名称 一种用于毫米波通信系统的超宽带模拟基带处理单元
摘要 本发明公开了一种用于毫米波通信系统的超宽带模拟基带处理单元,包括母板和安装在母板上的FPGA、单片机、模数转换器、数模转换器、主时钟单元、次时钟单元、光口模块以及电源;所述模数转换器和数模转换器上分别连接有基带滤波器,基带滤波器上的低通滤波器上设置有模拟接口;所述单片机下载单片机程序,由单片机程序配置主时钟单元的工作参数,并输出LVCMOS时钟至模数转换器和数模转换器、输出LVDS时钟至FPGA;所述FPGA中装载映像文件并完成基带数字信号的处理及传递。本发明处理射频信号带宽达到550MHz,具有单独4路IQ通道,可应用于毫米波通信系统。
申请公布号 CN104639474A 申请公布日期 2015.05.20
申请号 CN201510061149.5 申请日期 2015.02.06
申请人 东南大学 发明人 周健义;黄菲;翟建峰
分类号 H04L25/02(2006.01)I;H04L25/03(2006.01)I 主分类号 H04L25/02(2006.01)I
代理机构 南京瑞弘专利商标事务所(普通合伙) 32249 代理人 杨晓玲
主权项 一种用于毫米波通信系统的超宽带模拟基带处理单元,其特征在于:包括母板和安装在母板上的FPGA(211)、单片机(210)、模数转换器(203)、数模转换器(204)、主时钟单元(202)、次时钟单元(206)、光口模块(207)以及电源;所述FPGA(211)上连接有静态存储器(211)和JTAG接口模块(213);所述单片机(210)上连接有JTAG接口模块(214);所述模数转换器(203)和数模转换器(204)上分别连接有基带滤波器(205),基带滤波器(205)上的低通滤波器上设置有模拟接口;所述主时钟单元(202)连接到FPGA(211)、模数转换器(203)和数模转换器(204);所述次时钟单元(206)连接到FPGA(211),所述光口模块(207)一端连接到FPGA(211)另一端连接到计算机终端;所述单片机(210)通过JTAG接口模块(214)下载接收单片机程序,由单片机程序配置主时钟单元(202)的工作参数以及模数转换器(203)和数模转换器(204)的工作模式,主时钟单元(202)输出采样频率的LVCMOS时钟至模数转换器(203)以及刷新频率的LVCMOS时钟到数模转换器(204),同时输出LVDS时钟至FPGA(211)用于产生FPGA(211)的系统时钟;所述FPGA(211)通过JTAG接口模块(213)装载映像文件并通过静态存储器(211)存储,FPGA(211)上的千兆速率收发器接收次时钟单元(206)产生的时钟信号并通过光口模块(207)与计算机终端通信,进行收发工作;模拟基带信号经模数转换器(203)一侧的模拟接口采集并经同侧的基带滤波器(205)滤波后由模数转换器(203)转换为数字信号,并通过FPGA(211)处理经千兆速率收发器发送给光口模块(207),光口模块(207)将数字信号转换为光信号经光纤传递给计算机终端;计算机终端发出的光信号经光口模块(207)转换为数字信号传递给FPGA(211),通过FPGA(211)处理经千兆速率收发器发送给数模转换器(204),数模转换器(204)将数字信号转换为模拟信号后经该侧的基带滤波器(205)滤波后从同侧的模拟接口输出。
地址 211189 江苏省南京市江宁区东南大学路2号
您可能感兴趣的专利