发明名称 | 一种保持锁相调频电路输出带宽稳定的数字补偿装置 | ||
摘要 | 本发明提供了一种保持锁相调频电路输出带宽稳定的数字补偿装置,包括FPGA可编程逻辑器件、数字温度传感器和高速DA转换器,数字温度传感器完成锁相调频电路的环境温度测量;高速DA转换器选用14位以上的高速数模转换器,把来自FPGA可编程逻辑器件的数字信号转换成基带模拟信号。本发明既能对不同温度下的锁相调频电路输出的调频信号带宽进行补偿,同时也能对不同频率下的锁相调频电路输出的调频信号带宽进行补偿,从而降低了环境温度和输出频率对锁相调频电路输出的调频信号带宽的影响。 | ||
申请公布号 | CN104617945A | 申请公布日期 | 2015.05.13 |
申请号 | CN201510043603.4 | 申请日期 | 2015.01.28 |
申请人 | 西安爱生技术集团公司;西北工业大学 | 发明人 | 孙文友;祝小平;段哲民;宋祖勋;胡永红;张小林 |
分类号 | H03L7/08(2006.01)I | 主分类号 | H03L7/08(2006.01)I |
代理机构 | 西北工业大学专利中心 61204 | 代理人 | 顾潮琪 |
主权项 | 一种保持锁相调频电路输出带宽稳定的数字补偿装置,包括FPGA可编程逻辑器件、数字温度传感器和高速DA转换器,其特征在于:所述的数字温度传感器完成锁相调频电路的环境温度测量;所述的高速DA转换器选用14位以上的高速数模转换器,把来自FPGA可编程逻辑器件的数字信号转换成基带模拟信号;所述的FPGA可编程逻辑器件包含温度采集模块、接收及处理模块和DAC输出控制模块;所述的温度采集模块控制配置数字温度传感器工作方式,从所述的数字温度传感器读取串行数据,并把串行数据转换成并行数据存储并输出至DAC输出控制模块;所述的接收及处理模块接收基带数据和基带时钟,对基带数据进行滤波后和基带时钟送DAC输出控制模块,同时接收及处理模块接收异步串行数据指令,确定锁相调频电路的输出频率并完成锁相调频电路的频率切换;所述的DAC输出控制模块根据基带信号和基带时钟控制高速DA转换器输出一路基带模拟信号,该基带模拟信号与基带信号信息完全一致但高低电平的幅度值不同;同时DAC输出控制模块根据不同的温度和输出频率,对应选择预置的14位控制信号的状态校准值调整高速DA转换器输出的基带模拟信号。 | ||
地址 | 710065 陕西省西安市沣惠南路34号 |