发明名称 用于记忆体结构之互连架构
摘要
申请公布号 TWI480885 申请公布日期 2015.04.11
申请号 TW100108333 申请日期 2011.03.11
申请人 惠普研发公司 发明人 派纳 弗瑞德里克
分类号 G11C8/00 主分类号 G11C8/00
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 一种用以使读取/写入电路连接至一记忆体结构的互连架构,该互连架构包含:一切换层,其包含设置在由二个偏移切换区块组成之至少一组偏移切换区块中的数个存取切换器,该等存取切换器系连接至一第一组并行导线轨以及与该第一组并行导线轨交叉的一第二组并行导线轨;以及一路由层,其使该等存取切换器连接至该记忆体结构的数个存取通孔;其中四条导线轨系用以选出该记忆体结构的一可编程装置。
地址 美国