发明名称 一种采样电压求和的相位插值型时钟恢复电路
摘要 本发明提出的一种采样电压求和的相位插值型时钟恢复电路,包括:CLKI输入端、CLKQ输入端、第一上升沿采样保持电路、第一下降沿采样保持电路、第二上升沿采样保持电路、第二下降沿采样保持电路、第一求和电路、第二求和电路和相位插值电路;CLKI输入端分别连接至第一上升沿采样保持电路、第一下降沿采样保持电路和相位插值电路;第一上升沿采样保持电路和第一下降沿采样保持电路均连接至第一求和电路输入端,第一求和电路输出端连接至相位插值电路。本发明通过在采样保持电路和相位插值电路之间增加求和电路,输入到相位插值电路的是数据上下边沿变化量的平均值,因此抖动变小,提高了恢复时钟的相位稳定性。
申请公布号 CN104506170A 申请公布日期 2015.04.08
申请号 CN201510021777.0 申请日期 2015.01.15
申请人 中国科学技术大学先进技术研究院 发明人 覃林;黄鲁
分类号 H03K5/13(2014.01)I 主分类号 H03K5/13(2014.01)I
代理机构 合肥市长远专利代理事务所(普通合伙) 34119 代理人 程笃庆;黄乐瑜
主权项 一种采样电压求和的相位插值型时钟恢复电路,其特征在于,包括:CLKI输入端、CLKQ输入端、第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)、第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)、第一求和电路(5)、第二求和电路(6)和相位插值电路(7);CLKI输入端分别连接至第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)和相位插值电路(7);第一上升沿采样保持电路(1)和第一下降沿采样保持电路(2)均连接至第一求和电路(5)输入端,第一求和电路(5)输出端连接至相位插值电路(7);CLKQ输入端分别连接至第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)和相位插值电路(7);第二上升沿采样保持电路(3)和第二下降沿采样保持电路(4)均连接至第二求和电路(6)输入端,第二求和电路(6)输出端连接至相位插值电路(7);第一上升沿采样保持电路(1)、第一下降沿采样保持电路(2)、第二上升沿采样保持电路(3)、第二下降沿采样保持电路(4)均接收输入数据(Data)作为触发信号;当输入数据(Data)上升沿时,第一上升沿采样保持电路(1)采样并保持CLKI信号电压并传递给第一求和电路(5),第二上升沿采样保持电路(3)采样并保持CLKQ信号电压并传递给第二求和电路(6);当输入数据(Data)下降沿时,第一下降沿采样保持电路(2)采样并保持CLKI信号电压并传递给第一求和电路(5),第二下降沿采样保持电路(4)采样并保持CLKQ信号电压并传递给第二求和电路(6);第一求和电路(5)和第二求和电路(6)对采样电压进行加法运算后将信号传递给相位插值电路(7),相位插值电路(7)通过运算输出相应的时钟(Rec_Clk_ana)。
地址 230088 安徽省合肥市高新区望江西路5089号