发明名称 流水线模数转换器
摘要 本发明公开了一种流水线模数转换器,包括:第一至第四级流水线,第一级流水线用于对模拟输入信号进行采样保持并转换为第一级3位流水线输出数据,并且根据第一级3位流水线输出数据生成余量电压,以及第二至第四级流水线根据上一级的余量电压依次输出第二级至第四级3位流水线输出数据和生成对应的余量电压;全并行子模数转换器,用于根据第四级的余量电压输出4位输出数据;时钟对齐与数字校正电路,用于根据每级3位流水线输出数据和4位输出数据进行时钟对齐与数字校正,实现12位数字输出。本发明实施例的模数转换器提高了转换精度,减小了转换时间,同时兼顾速度、精度、功耗、面积要求,结构简单,更好地满足用户的使用要求。
申请公布号 CN104485957A 申请公布日期 2015.04.01
申请号 CN201410602834.X 申请日期 2014.10.31
申请人 清华大学 发明人 罗华;魏琦;杨华中
分类号 H03M1/12(2006.01)I 主分类号 H03M1/12(2006.01)I
代理机构 北京清亦华知识产权代理事务所(普通合伙) 11201 代理人 张大威
主权项 一种流水线模数转换器,其特征在于,包括:第一至第四级流水线,所述第一至第四级流水线依次相连,第一级流水线用于对模拟输入信号进行采样保持并转换为第一级3位流水线输出数据,并且根据所述第一级3位流水线输出数据生成余量电压,以及第二至第四级流水线根据上一级的余量电压依次输出第二级至第四级3位流水线输出数据和生成对应的余量电压;全并行子模数转换器,所述全并行子模数转换器与第四级流水线相连,用于根据第四级流水线的余量电压输出4位输出数据;以及时钟对齐与数字校正电路,所述时钟对齐与数字校正电路分别与所述第一至第四级流水线和所述全并行子模数转换器相连,用于根据每级3位流水线输出数据和4位输出数据进行时钟对齐与数字校正,实现12位数字输出。
地址 100084 北京市海淀区100084-82信箱