发明名称 |
降低功耗之电阻装置;Resistor apparatus with reducing power dissipation |
摘要 |
一种降低功耗之电阻装置,包含一第一电晶体、一第二电晶体、一第三电晶体、一第四电晶体、一第五电晶体、一第一运算放大器、一第二运算放大器及一电阻。一电子电路输出一第一电流至该第一电晶体;藉由该第一电晶体及该第二电晶体所组成的一电流镜,一第二电流产生并流经该第二电晶体;藉由该第三电晶体及该第四电晶体所组成的另一电流镜,一第三电流产生并流经该电阻;其中该第三电流小于该第二电流,该第二电流小于该第一电流。该电阻装置能达成一般知之电阻的用途,但该电阻装置之功耗却比一般知之电阻为低。 |
申请公布号 |
TW201512804 |
申请公布日期 |
2015.04.01 |
申请号 |
TW102134880 |
申请日期 |
2013.09.26 |
申请人 |
晶宏半导体股份有限公司 ULTRACHIP INC. |
发明人 |
吴泰峰 WU, TAI FENG;邱大紘 CHIU, TA HUNG |
分类号 |
G05F1/66(2006.01) |
主分类号 |
G05F1/66(2006.01) |
代理机构 |
|
代理人 |
谢佩玲王耀华 |
主权项 |
|
地址 |
台北市内湖区瑞光路618号4楼 TW |