发明名称 一种移位寄存器单元及栅极驱动电路
摘要 本发明提供了一种移位寄存器单元及栅极驱动电路,用于抑制由于阈值电压漂移和对输出端子拉低存在间隙所导致的输出错误,提高移位寄存器单元的稳定性。所述移位寄存器单元中,下拉驱动模块连接第一时钟信号输入端和第二时钟信号输入端,用于响应第一时钟信号,将第一时钟信号提供给第一下拉节点,响应于第二时钟信号,将所述第二时钟信号提供给第二下拉节点;响应于上拉节点的电压信号,将第一低电压信号提供给第一下拉节点和第二下拉节点;响应于第一下拉节点的电压信号,将第一低电压信号提供给第二下拉节点;以及响应于第二下拉节点的电压信号,将第一低电压信号提供给第一下拉节点。
申请公布号 CN103489484B 申请公布日期 2015.03.25
申请号 CN201310432095.X 申请日期 2013.09.22
申请人 京东方科技集团股份有限公司 发明人 曹昆;吴仲远;段立业
分类号 G11C19/28(2006.01)I;G09G3/36(2006.01)I 主分类号 G11C19/28(2006.01)I
代理机构 北京同达信恒知识产权代理有限公司 11291 代理人 黄志华
主权项 一种移位寄存器单元,其特征在于,所述移位寄存器单元包括输入模块、第一输出模块、下拉驱动模块、下拉模块和第一输出放电模块;其中,所述输入模块,连接该移位寄存器单元的输入信号端和第一时钟信号输入端,用于响应输入信号和第一时钟信号,将输入信号提供给上拉节点,所述上拉节点为所述输入模块与所述第一输出模块的连接点;所述第一输出模块,连接第二时钟信号输入端,用于响应所述上拉节点的电压信号,将第二时钟信号提供给该移位寄存器单元的第一输出端子;所述下拉驱动模块,连接第一时钟信号输入端和第二时钟信号输入端,用于响应第一时钟信号,将所述第一时钟信号提供给第一下拉节点,响应于第二时钟信号,将所述第二时钟信号提供给第二下拉节点;响应于上拉节点的电压信号,将第一低电压信号提供给第一下拉节点和第二下拉节点;响应于第一下拉节点的电压信号,将第一低电压信号提供给第二下拉节点;以及响应于第二下拉节点的电压信号,将第一低电压信号提供给第一下拉节点;其中,所述第一下拉节点和第二下拉节点均为所述下拉驱动模块与所述下模块的连接点;所述下拉模块,用于响应第一下拉节点和第二下拉节点的电压信号,将第一低电压信号提供给上拉节点;所述第一输出放电单元,用于响应第一下拉节点和第二下拉节点的电压信号,将第二低电压信号提供给该移位寄存器单元的第一输出端子;其中,所述第一低电压信号小于或等于第二低电压信号;所述移位寄存器单元还包括第二输出模块,所述第二输出模块连接第二时钟信号输入端,用于响应所述上拉节点的电压信号,将第二时钟信号提供给该移位寄存器单元的第二输出端子,为上一级移位寄存器单元提供复位信号。
地址 100015 北京市朝阳区酒仙桥路10号