发明名称 一种时钟设计方法及时钟装置
摘要 本发明公开了一种时钟设计方法,包括以下步骤:一路或多路时钟源信号输入到两块时钟锁相板卡;每块所述时钟锁相板卡输出一路主备用信号连接到一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;每块所述时钟驱动板卡给需要时钟的设备分配时钟信号。本发明还公开了一种时钟装置和一种时钟系统的控制方法。本发明提出的技术方案,可以为通信设备提供可靠的时钟信号。本发明提出的时钟设计方法结构清晰,实现容易,相对于已有的技术方案,本发明的技术方案提供的时钟信号更稳定。
申请公布号 CN101621371B 申请公布日期 2015.03.04
申请号 CN200810116159.4 申请日期 2008.07.04
申请人 大唐移动通信设备有限公司 发明人 何宇东
分类号 H04L1/22(2006.01)I;H04L7/00(2006.01)I 主分类号 H04L1/22(2006.01)I
代理机构 北京德恒律师事务所 11306 代理人 梁永
主权项 一种时钟设计方法,其特征在于,包括以下步骤:一路或多路时钟源信号输入到两块时钟锁相板卡;每块所述时钟锁相板卡输出一路主备用信号连接到相应的一块时钟驱动板卡,每块所述时钟锁相板卡为每块所述时钟驱动板卡均提供一路时钟信号,两块所述时钟锁相板卡之间相互提供时钟信号,且两块所述时钟锁相板卡之间通过双机互控线相连;每块所述时钟驱动板卡给需要时钟的设备分配时钟信号;其中,每块所述时钟锁相板卡为每块所述时钟驱动板卡提供一路时钟信号包括:所述时钟锁相板卡根据参考时钟优先级配置表,从所述一路或多路时钟源信号中选择优先级最高的时钟源信号进行锁定后提供给所述时钟驱动板卡;并且,两块所述时钟锁相板卡之间相互提供时钟信号包括:时钟锁相板卡根据参考时钟优先级配置表以及参考时钟选择表,从所述一路或多路时钟源信号中选择优先级最高的时钟源信号作为时钟信号提供给相连的时钟锁相板卡,其中,所述参考时钟选择表中具有可用的参考时钟,参考时钟的优先级由参考时钟优先级配置表获得。
地址 100083 北京市海淀区学院路29号