发明名称 基于FPGA的全数字自然采样SPWM控制方法及系统
摘要 本发明提出一种基于FPGA的全数字自然采样SPWM控制方法及系统,具体控制方法包括以下步骤:生成同步信号;对正弦调制波进行地址累加,得到当前区域正弦调制波的正弦函数值;根据正弦调制波的正弦函数值以及三角载波斜率状态,确定当前开关状态所属的区域,不同区域的正弦调制波和三角载波斜率不同;以FPGA的时钟信号为基准,对正弦波与三角波进行快速的采样和数值大小比较,并利用计数器对时钟信号进行计数;当正弦调制波与三角波大小关系发生改变时停止比较,并记录时钟信号个数,根据时钟信号的个数,确定各个器件的开通关断时间理想值;对该开通关断时间理想值进行调整,得到实际开通和关断时间,以实现对称死区。
申请公布号 CN104333256A 申请公布日期 2015.02.04
申请号 CN201410605794.4 申请日期 2014.10.31
申请人 武汉工程大学 发明人 刘健;张号;曾华;唐伟;田兮辰;周尧;居西子
分类号 H02M7/5395(2006.01)I 主分类号 H02M7/5395(2006.01)I
代理机构 湖北武汉永嘉专利代理有限公司 42102 代理人 许美红
主权项 一种基于FPGA的全数字化电平自然采样SPWM控制方法,其特征在于,各开关器件的开通关断时间均满足自然采样的规则,具体控制方法包括以下步骤:生成同步信号;在同步信号到来之后,获取当前区域正弦调制波的正弦函数值;根据正弦调制波的正弦函数值以及三角载波斜率状态,确定当前开关状态所属的区域,不同区域的正弦调制波和三角载波斜率不同;以FPGA的时钟信号为基准,对正弦波与三角波进行快速的采样和数值大小比较,并利用计数器对时钟信号进行计数;当正弦调制波与三角波大小关系发生改变时停止比较,并记录时钟信号个数,根据时钟信号的个数,确定各个器件的开通关断时间理想值;对该开通关断时间理想值进行调整,得到实际开通和关断时间,以实现对称死区。
地址 430074 湖北省武汉市洪山区雄楚大街693号