发明名称 由杂质离子植入调整的通道半导体合金层成长
摘要 本发明涉及由杂质离子植入调整的通道半导体合金层成长,提供一种改良的方法,用于形成薄的半导体合金层在半导体层顶部上。所提出的方法是依靠在实行半导体合金薄膜沉积之前,适当的杂质物种的植入。对在沉积之后在该装置表面上实行湿式和干式蚀刻而言,该植入的物种使得该半导体合金层较为稳定。因此,若在实行该植入之后沉积该薄膜,可以实质地增加该半导体合金层薄膜的厚度均匀性。另一方面,已发现某些植入的杂质会降低该半导体合金层的成长速率。因此,通过选择性地植入适当的杂质在晶圆的预定区域中,可使用单一的沉积步骤来形成具有可以局部任意调整的厚度的半导体合金层。
申请公布号 CN104299910A 申请公布日期 2015.01.21
申请号 CN201410336601.X 申请日期 2014.07.15
申请人 格罗方德半导体公司 发明人 R·严;J·舍尼凯斯;J·亨治尔
分类号 H01L21/336(2006.01)I;H01L21/265(2006.01)I;H01L29/78(2006.01)I 主分类号 H01L21/336(2006.01)I
代理机构 北京戈程知识产权代理有限公司 11314 代理人 程伟;王锦阳
主权项 一种形成晶体管结构的方法,包括:提供半导体层;植入杂质离子到该半导体层;以及在实行该杂质离子植入之后,形成半导体合金层在该半导体层的表面上。
地址 英属开曼群岛大开曼岛