发明名称 Method for the testing of different models of a logic circuit
摘要 <p>Die Erfindung betrifft ein Verfahren zum automatisierten Anpassen von Parametereinstellungen (PS) bei einem Schaltungsmodell (SL) für eine logische, elektronische Schaltung, insbesondere eine anwendungsspezifische, integrierte Schaltung. Das Schaltungsmodell (SL) wird dabei mit Hilfe einer Systemmodellierungssprache bzw. mittel Electronic System Level Design erstellt und es wird durch Vorgabe von Parameterwerten ein funktionelles Verhalten des Schaltungsmodells (SL) definiert, wobei zuerst Startparameterwerte für das Schaltungsmodell (SL) vorgegeben und dann zu überprüfende Funktionseinheiten des Schaltungsmodells (SL) festgelegt werden (1). Danach werden die festgelegten Funktionseinheiten des Schaltungsmodells (SL) in einer vorgegebenen Simulationsumgebung (S) parallel zu entsprechenden Funktionsblöcken eines Hardwarebeschreibungsmodells (HB) mit Zufallsdaten (ZD) stimuliert (2) und das funktionelle Verhalten der Funktionseinheiten des Schaltungsmodells (SL) mit dem Verhalten der Funktionsblöcke des Hardwarebeschreibungsmodells (HB) verglichen sowie Abweichungen ermittelt (3). Dann wird über eine Optimierungsanwendung (OA) die Parametereinstellung (PS) der jeweiligen Funktionseinheiten des Schaltungsmodells (SL) auf Basis der ermittelten Abweichungen derart geändert, dass für die Abweichungen ein Minimum erzielt wird (4, 5). Die Anpassung der Parametereinstellung (PS) an das einer realen Implementierung der Schaltung entsprechende Hardwarebeschreibungsmodell (HB) erfolgt damit auf einfache Weise voll automatisiert und es bedarf keiner genauen Detailkenntnisse der technischen Realisierung (z.B. Hardware- und/oder Software-Einheiten) der logischen Schaltung.</p>
申请公布号 EP2824597(A1) 申请公布日期 2015.01.14
申请号 EP20140169791 申请日期 2014.05.26
申请人 SIEMENS AG ÖSTERREICH 发明人 EPPENSTEINER, FRIEDRICH;GHAMESHLU, MAJID;MATSCHNIG, MARTIN;TAUCHER, HERBERT
分类号 G06F17/50 主分类号 G06F17/50
代理机构 代理人
主权项
地址