发明名称 一种放大器输出限幅电路
摘要 本发明公开了一种放大器输出限幅电路,包括限幅电路和带共模反馈的全差分运算放大器两部分,该电路巧妙的利用了PMOS管的阈值电压作为限制运放输出幅度的最大幅值,限幅电路PMOS输入管会随着接入到其栅、源两端输出与输入之间的差模电压大小的变化,导通或截止,若差模电压大于PMOS输入管的阈值电压,PMOS管导通,限幅电路工作,该电路具有结构简单,功耗极低且非常便于集成的优点。
申请公布号 CN104242843A 申请公布日期 2014.12.24
申请号 CN201410454699.9 申请日期 2014.09.09
申请人 长沙景嘉微电子股份有限公司 发明人 王志鹏
分类号 H03F3/45(2006.01)I 主分类号 H03F3/45(2006.01)I
代理机构 代理人
主权项 一种放大器输出限幅电路,其特征在于,所述电路结构包括限幅电路和带共模反馈的全差分运算放大器两部分,差分输入信号(V<sub>IN</sub>)接放大器(DIFF_OP)的负输入端,差分输入信号(V<sub>IP</sub>)接放大器(DIFF_OP)的正输入端,差分输出信号(V<sub>ON</sub>)接放大器(DIFF_OP)的负输出端,差分输出信号(V<sub>OP</sub>)接放大器(DIFF_OP)的正输出端;第一NMOS管(N1)的漏极与第一PMOS管(P1)的漏极相连,同时接到第一PMOS管(P1)的栅极,还接到第二PMOS管(P2)的栅极,第一NMOS管(N1)的栅极接第二NMOS管(N2)的栅极,同时还接到第二NMOS管(N2)的漏极,第一NMOS管(N1)的源级接地,第二NMOS管(N2)的漏极接第六PMOS管(P6)的漏极,第二NMOS管(N2)的源级接地,第六PMOS管(P6)的栅极接放大器(DIFF_OP)的正输出端(V<sub>OP</sub>),第六PMOS管(P6)的源级接放大器(DIFF_OP)的负输入端(V<sub>IN</sub>),第四PMOS管(P4)的漏极接放大器(DIFF_OP)的负输入端(V<sub>IN</sub>),第四PMOS管(P4)的栅极接第三PMOS管(P3)的栅极,同时还接到第三PMOS管(P3)的漏极,第四PMOS管(P4)的源级接电源(VDD),第三PMOS管(P3)的漏极接第四NMOS管(N4)的漏极,第三PMOS管(P3)的源级接电源(VDD),第四NMOS管(N4)的栅极接第三NMOS管(N3)的栅极,同时接到第三NMOS管(N3)的漏极,第四NMOS管(N4)的源级接地,第三NMOS管(N3)的漏极接第五PMOS管(P5)的漏极,第三NMOS管(N3)源级接地,第五PMOS管(P5)的栅极接放大器(DIFF_OP)的负输出端(V<sub>ON</sub>),第五PMOS管(P5)的源级接放大器(DIFF_OP)的正输入端(V<sub>IP</sub>),第二PMOS管(P2)的漏极接放大器(DIFF_OP)的正输入端(V<sub>IP</sub>),第二PMOS管(P2)的源级接电源(VDD)。
地址 410205 湖南省长沙市岳麓区麓景路2号长沙生产力促进中心