摘要 |
Integrierte Sicherheitshalbleiterschaltung mit–einer Mehrzahl von Detektoren (11 bis 14), von denen jeder einen zugehörigen Betriebszustand der integrierten Sicherheitshalbleiterschaltung überwacht und bei Auftreten eines abnormalen Betriebszustandes ein Detektorsignal (DET0 bis DET3) erzeugt, das den abnormalen Betriebszustand anzeigt,–einer Mehrzahl von Zwischenspeichern (101 bis 104) zum Zwischenspeichern der Detektorsignale (DET0 bis DET3),–einer Logikschaltung (105), die Ausgangssignale der Zwischenspeicher empfängt und ein Programmiersignal (PGM) erzeugt, wenn wenigstens eines dieser Ausgangssignale einen abnormalen Betriebszustand anzeigt,–einem Rücksetzsignalgenerator (107), der in Abhängigkeit vom Programmiersignal der Logikschaltung ein Rücksetzsignal (RST) erzeugt,–einer nichtflüchtigen Speichereinheit (100), welche die Ausgangssignale der Zwischenspeicher in Abhängigkeit vom Programmiersignal der Logikschaltung speichert, und–einer Zentralprozessoreinheit (31), die nach dem Speichern der Detektorsignale in der nichtflüchtigen Speichereinheit (100) in Abhängigkeit vom Rücksetzsignal (RST) für einen Neustart zurückgesetzt wird, wobei die Zentralprozessoreinheit bei dem Neustart nach dem Zurücksetzen selbsttätig ein Lesesignal (RD) an die nichtflüchtige Speichereinheit anlegt, um dort gespeicherte Detektorsignale auszulesen und diese als eine entsprechende Nutzerinformation über die Detektion eines abnormalen Betriebszustands bereitzustellen. |