发明名称 |
半导体存储卡 |
摘要 |
根据一个实施例,半导体存储卡包括第一插脚组,其中包括多个呈直线设置在插入连接器方向一侧的末端部分上的插脚,并且所述第一插脚组中的一部分在所述第一和第二模式下使用;以及第二插脚组,其中包括多个插脚,所述多个插脚包含至少两个用于差分信号的插脚对,所述第二插脚组被排列为使得接地定位在用于差分信号的插脚对中每个插脚对的两侧,并且只在所述第二模式下使用。在所述第二模式下,在配置所述第一插脚组的各个插脚当中,任何两个邻近插脚更改为用于差分时钟信号的插脚对,并且所述第一插脚组中的剩余插脚的功能被停止。 |
申请公布号 |
CN102473245B |
申请公布日期 |
2014.10.15 |
申请号 |
CN201080032138.X |
申请日期 |
2010.07.14 |
申请人 |
株式会社东芝 |
发明人 |
冈田隆 |
分类号 |
G06K19/07(2006.01)I;G06K19/077(2006.01)I |
主分类号 |
G06K19/07(2006.01)I |
代理机构 |
北京市中咨律师事务所 11247 |
代理人 |
杨晓光;于静 |
主权项 |
一种半导体存储卡,包括安装在基底一个表面上的半导体存储器和安装在所述基底另一表面上并控制所述半导体存储器的控制器,所述半导体存储卡能够在第一和第二模式下操作,其中所述第二模式下的数据传输速度高于所述第一模式,所述半导体存储卡包括:第一插脚组,其包括多个呈直线设置在插入连接器方向一侧的末端部分上的插脚,所述第一插脚组在所述第一模式下被用作四个数据插脚、一个命令插脚、一个电源插脚、一个时钟插脚以及两个接地插脚,并且所述第一插脚组中的一部分在所述第一和第二模式下使用;以及第二插脚组,其包括多个插脚,所述多个插脚包含至少两个用于差分信号的插脚对,所述第二插脚组被设置为使得接地定位在用于差分信号的插脚对中每个插脚对的两侧,并且只在所述第二模式下使用,其中在所述第二模式下,在配置所述第一插脚组的各个插脚当中,在所述第一模式下用作数据插脚、命令插脚和时钟插脚的插脚中的任何两个邻近插脚更改为用于差分时钟信号的插脚对以作为用于差分时钟信号的插脚对执行功能,并且所述第一插脚组中的剩余插脚的功能被停止。 |
地址 |
日本东京都 |