发明名称 应用于2D-3D信号设置的栅极驱动电路
摘要 本发明提供一种应用于2D-3D信号设置的栅极驱动电路,包括:级联的多个GOA单元,按照第N级GOA单元控制对显示区域第N级水平扫描线G(N)充电,该第N级GOA单元包括上拉控制模块、上拉模块、下传模块、第一下拉模块、自举电容模块、下拉维持模块、上拉补偿模块;本发明在现有的采用GOA技术的栅极驱动电路基础上增加一个上拉补偿模块,来补偿2D信号传递时存在的漏电间隙,确保漏电间隙期间栅极信号点Q(N)的电位不会降低;通过引入一条额外的直流控制信号源DC来控制上拉补偿模块的开启和关闭,使其在2D模式下打开工作时起到补偿工作,在3D模式下关闭以避免对3D信号传递的影响,进而有效的控制上拉补偿模块。
申请公布号 CN104091577A 申请公布日期 2014.10.08
申请号 CN201410337587.5 申请日期 2014.07.15
申请人 深圳市华星光电技术有限公司 发明人 戴超
分类号 G09G3/36(2006.01)I 主分类号 G09G3/36(2006.01)I
代理机构 深圳市德力知识产权代理事务所 44265 代理人 林才桂
主权项 一种应用于2D‑3D信号设置的栅极驱动电路,其特征在于,包括:级联的多个GOA单元,按照第N级GOA单元控制对显示区域第N级水平扫描线(G(N))充电,该第N级GOA单元包括上拉控制模块、上拉模块、下传模块、第一下拉模块、自举电容模块、下拉维持模块、上拉补偿模块;所述上拉模块、第一下拉模块、下拉维持模块及自举电容模块分别与栅极信号点(Q(N))和该第N级水平扫描线(G(N))电性连接,所述上拉控制模块、下传模块及上拉补偿模块分别与该栅极信号点(Q(N))电性连接,所述下拉维持模块输入直流低电压(VSS);所述上拉控制模块包括第一晶体管(T1),所述上拉模块包括第二晶体管(T2),所述下传模块包括第三晶体管(T3),所述第一下拉模块包括第四晶体管(T4)与第五晶体管(T5),所述自举电容模块包括电容(Cb);所述第一晶体管(T1)包括第一栅极(g1)、第一源极(s1)、第一漏极(d1),所述第二晶体管(T2)包括第二栅极(g2)、第二源极(s2)、第二漏极(d2),所述第三晶体管(T3)包括第三栅极(g3)、第三源极(s3)、第三漏极(d3),所述第四晶体管(T4)包括第四栅极(g4)、第四源极(s4)、第四漏极(d4),所述第五晶体管(T5)包括第五栅极(g5)、第五源极(s5)、第五漏极(d5);所述第一栅极(g1)输入第N‑4级下传信号(ST(N‑4)),所述第一漏极(d1)电性连接于第N‑4级水平扫描线(G(N‑4)),所述第一源极(s1)电性连接于该栅极信号点(Q(N));所述第二栅极(g2)电性连接于该栅极信号点(Q(N)),所述第二漏极(d2)输入第m级高频时钟信号(CK(m)),所述第二源极(s2)电性连接于第N级水平扫描线(G(N));所述第三栅极(g3)电性连接于该栅极信号点(Q(N)),所述第三漏极(d3)输入该第m级高频时钟信号(CK(m)),所述第三源极(s3)输出第N级下传信号(ST(N));所述第四栅极(g4)电性连接于第N+4级水平扫描线(G(N+4)),所述第四漏极(d4)电性连接于第N级水平扫描线(G(N)),所述第四源极(s4)输入该直流低电压(VSS);所述第五栅极(g5)电性连接于第N+4级水平扫描线(G(N+4)),所述第五漏极(d5)电性连接于该栅极信号点(Q(N)),所述第五源极(s5)输入该直流低电压(VSS);所述电容(Cb)的上极板电性连接于该栅极信号点(Q(N)),所述电容(Cb)的下极板电性连接于该第N级水平扫描线(G(N))。
地址 518132 广东省深圳市光明新区塘明大道9—2号