发明名称 单周期执行高速缓存写命中操作的装置及方法
摘要 本发明公开了一种单周期执行高速缓存写命中操作的装置及方法,该装置包括:监控单元,用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元;缓冲单元,用于存储和缓冲写命中数据和Tag,并且在操作后将当前缓冲器的状态进行及时的更新;写回单元,用于监测下一次写操作的查询周期,并在这个周期将缓冲单元中的待写回数据写入到高速缓存的Data静态存储器中;命中判定单元,用于判断当前的读操作是否命中了缓冲单元,如果是则将缓冲单元的数据传递给总线,并通知读操作完成。本发明采用缓冲写回和流水线技术,使得单周期即可完成高速缓存写命中操作,有利于系统芯片整体性能提高。
申请公布号 CN102646071B 申请公布日期 2014.07.30
申请号 CN201210037948.5 申请日期 2012.02.17
申请人 中国科学院微电子研究所 发明人 朱伟成;喻庆东;周莉;陈杰
分类号 G06F12/08(2006.01)I 主分类号 G06F12/08(2006.01)I
代理机构 中科专利商标代理有限责任公司 11021 代理人 周国城
主权项 一种单周期执行高速缓存写命中操作的装置,其特征在于,该装置包括:监控单元(1),用于监测高速缓存中Data静态存储器写端口的数据和命中信号,如果发生写命中则将待写数据和对应地址的Tag写入缓冲单元(2);缓冲单元(2),用于存储和缓冲写命中数据和Tag,并且在操作后将当前缓冲器的状态进行及时的更新;写回单元(3),用于监测下一次写操作的查询周期,并在这个周期将缓冲单元(2)中的待写回数据写入到高速缓存的Data静态存储器中;以及命中判定单元(4),用于判断当前的读操作是否命中了缓冲单元(2),如果是则将缓冲单元(2)的数据传递给总线,并通知读操作完成。
地址 100083 北京市朝阳区北土城西路3号