发明名称 一种PWM波发生电路
摘要 本发明涉及电子电路技术,具体的说是涉及一种频率可调占空比可调的PWM波发生电路。本发明的PWM波发生电路,其特征在于,包括参考电流模块、参考电压模块、比较器CMP1、比较器CMP2、逻辑控制模块、PMOS管MP1、NMOS管MN1和电容C1;其中,参考电流模块分别接MP1和MN1的源极;参考电压模块分别接比较器CMP1的同相输入端和比较器CMP2的负相输入端连接;PMOS管的漏极和NMOS管的漏极连接后接比较器CMP1的负相输入端和比较器CMP2的同相输入端,还通过电容C1后接地;比较器CMP1的输出端和比较器CMP2的输出端分别接逻辑控制模块的输入端;逻辑控制模块的输出端接MP1和MN1的栅极。本发明的有益效果为,电路结构简单,成本较低。本发明尤其适用于PWM波发生电路。
申请公布号 CN103956997A 申请公布日期 2014.07.30
申请号 CN201410200405.X 申请日期 2014.05.13
申请人 电子科技大学 发明人 李泽宏;张建刚;王为;姚鑫;汪榕;任敏;张金平;高巍;张波
分类号 H03K7/08(2006.01)I 主分类号 H03K7/08(2006.01)I
代理机构 成都宏顺专利代理事务所(普通合伙) 51227 代理人 李顺德;王睿
主权项 一种PWM波发生电路,其特征在于,包括参考电流模块、参考电压模块、比较器CMP1、比较器CMP2、逻辑控制模块、PMOS管MP1、NMOS管MN1和电容C1;其中,参考电流模块分别接MP1和MN1的源极;参考电压模块分别接比较器CMP1的同相输入端和比较器CMP2的负相输入端连接;PMOS管的漏极和NMOS管的漏极连接后接比较器CMP1的负相输入端和比较器CMP2的同相输入端,还通过电容C1后接地;比较器CMP1的输出端和比较器CMP2的输出端分别接逻辑控制模块的输入端;逻辑控制模块的输出端接MP1和MN1的栅极;所述参考电流模块用于产生2组不同的电流,分别输出到MP1和MN1;所述参考电压模块用于产生2组不同的电压,分别输出到比较器CMP1和比较器CMP2。
地址 611731 四川省成都市高新区(西区)西源大道2006号