发明名称 用于非易失性存储器的低噪声感测放大器阵列和方法
摘要 在利用相应组的感测模块并行地感测一页非易失性存储器单元时,当每个高电流单元被标识时,在该页中的其他非易失性存储器单元继续被感测时该单元被锁定而不进一步感测。在该锁定中涉及的感测模块则处于锁定模式中,且变得不活动。来自感测模块的噪声源在处于锁定模式中时变得显著。该噪声易于通过经其位线与相邻单元的耦合而干扰相邻单元的感测。该噪声还可能经过该页的公共源极线耦合而影响该页中正在感测的单元的准确度。改进的感测模块和方法将来自锁定感测模块的噪声隔离以不影响在感测该页中的存储器单元时仍然活动的其他感测模块。
申请公布号 CN101946287B 申请公布日期 2014.07.16
申请号 CN200880126648.6 申请日期 2008.12.17
申请人 桑迪士克科技股份有限公司 发明人 浩·T·古延;梅文龙;李升弼
分类号 G11C16/26(2006.01)I;G11C7/02(2006.01)I;G11C7/06(2006.01)I 主分类号 G11C16/26(2006.01)I
代理机构 北京市柳沈律师事务所 11105 代理人 黄小临
主权项 一种在并行地感测一组非易失性存储器单元当中感测非易失性存储器单元的传导电流的方法,包括:提供可由该存储器单元经由中间电路访问的节点;将该节点预充电到初始电压;提供耦接到该节点的升压电路;将该节点上的该初始电压升压预定量;通过该节点处的电压放电的速率来测量所述传导电流;以及无论何时确定所述传导电流高于预定值时,将所述升压电路与存储器单元的中间电路相隔离,直到至少完成了对于该组存储器单元的感测。
地址 美国得克萨斯州