发明名称 基于精确离散时间控制的合并单元暂态测试系统
摘要 一种基于精确离散时间控制的合并单元暂态测试系统,包括上位机、模拟量采集卡、模拟量转换模块,还包括主CPU、FPGA控制的报文检测模块、恒温晶振和暂态模拟量采集前置。本发明针对目前现有合并单元应用的技术现状,开发出基于模拟量数字化传递的合并单元精确时间离散测试的暂态测试系统,以满足电力系统继电保护对于智能变电站合并单元在故障情况下的时间特性的测试。本发明采用暂稳态一体化设计,测试系统不仅仅支持暂态测试也支持稳态时间测试。本发明可以精确地测试模拟量输入合并单元基于离散数据传输的数字量暂态精度,为智能变电站的大面积推广提供检测依据。
申请公布号 CN103869182A 申请公布日期 2014.06.18
申请号 CN201310710509.0 申请日期 2013.12.20
申请人 国家电网公司;国网江西省电力科学研究院 发明人 舒展;邹进;谢国强;余侃胜;熊丽霞
分类号 G01R31/00(2006.01)I 主分类号 G01R31/00(2006.01)I
代理机构 南昌市平凡知识产权代理事务所 36122 代理人 姚伯川
主权项 一种基于精确离散时间控制的合并单元暂态测试系统,包括上位机、模拟量采集卡、模拟量转换模块,其特征在于,所述系统还包括主CPU、FPGA控制的报文检测模块、恒温晶振和暂态模拟量采集前置;主CPU分别与上位机、FPGA控制的报文检测模块连接;模拟量采集板卡一端连接上位机,一端连接模拟量转换模块;恒温晶振分别连接主CPU、模拟量转换模块和FPGA控制的报文检测模块;被试合并单元的输出端接FPGA控制的报文检测模块;测试系统与合并单元同时接入模拟量信号,接入测试系统的模拟量信号通过暂态模拟量采集前置到FPGA控制的报文检测模块,再通过FPGA控制的报文检测模块到主CPU的报文控制模块。
地址 100761 北京市西城区西长安街86号