发明名称 可编程数字逻辑单元的本地校准
摘要 一种集成电路(IC)(420)包括自校准的可编程数字逻辑电路。该IC包括至少一个可编程数字逻辑单元(431A-431E),其中该可编程数字逻辑单元提供(i)多个不同的可访问的电路配置或(ii)电压水平控制器。提供自校准系统(435),其包括至少一个参考装置(430)、测量装置(441),所述测量装置用于利用该参考装置测量可以影响该可编程数字逻辑单元(421A-431E)的处理速度的至少一个电气性能参数或可以影响所述电气性能参数的至少一个参数,以获得校准数据。处理装置(442)映射所述校准数据或从其导出的参数,以产生控制信号(446),该控制信号可操作来从多个不同的可访问的电路配置或电压水平输出中进行选择,以改变所述可编程数字逻辑单元的处理速度。
申请公布号 CN102017008B 申请公布日期 2014.06.18
申请号 CN200980115675.8 申请日期 2009.05.01
申请人 德克萨斯仪器股份有限公司 发明人 A·巴特拉;S·林加姆;K·W·S·李;C·D·比特利斯顿;E·阿米拉斯库拉
分类号 G11C16/34(2006.01)I;G11C16/10(2006.01)I;G11C11/00(2006.01)I 主分类号 G11C16/34(2006.01)I
代理机构 北京纪凯知识产权代理有限公司 11245 代理人 赵蓉民
主权项 一种用于校准包括至少一个可编程数字逻辑单元的集成电路的方法,所述可编程数字逻辑单元提供多个不同的可访问的电路配置或包括电压水平控制器,所述方法包括:利用参考装置测量可以影响所述可编程数字逻辑单元的处理速度的至少一个电气性能参数或可以影响所述电气性能参数的至少一个参数,以此获得校准数据;以及基于所述校准数据对所述可编程数字逻辑单元进行编程,以选择所述多个不同的电路配置的第一个或由所述电压水平控制器输出的电压水平,其中所述编程改变所述可编程数字逻辑单元的所述处理速度,其中所述可编程数字逻辑单元包括第一专用数字逻辑单元、可编程调整电路和用于耦合或去耦的电路,所述第一专用数字逻辑单元包括多个节点,所述多个节点包括至少一个输入节点和反映数字逻辑功能的性能的至少一个输出节点,所述可编程调整电路包括至少一个调整输入和至少一个调整电路输出,所述用于耦合或去耦的电路将所述调整输入和所述调整电路输出中的至少一个耦合于或去耦于所述第一专用数字逻辑单元的所述多个节点中的至少一个,其中所述用于耦合或去耦的电路包括耦合于所述调整输入的第一熔丝或耦合于所述输出的第二熔丝;以及其中所述编程包括施加能量以改变所述第一熔丝或所述第二熔丝的状态。
地址 美国德克萨斯州