发明名称 基于FPGA的低成本多级灰度视频字符叠加系统
摘要 本发明公开了一种基于FPGA的低成本多级灰度视频字符叠加系统,包括利用电阻搭建的分压电路,与FPGA控制器连接的采集视频同步信号的视频采集模块,由FPGA控制器控制的串口DA芯片和高速开关,采用串口DA芯片和高速开关通过FPGA控制器实现多级灰度电平的产生电路,采用I2C的外部ROM保存灰度值。本发明的低成本多级灰度视频字符叠加系统,采用串行DA芯片和高速开关实现了一种低成本,可以对视频叠加的字符进行多级调节的字符叠加方案,最多可达255级灰度;采用FPGA为核心控制器件,添加了网络接口模块,通过网络来修改需要叠加的字符模式,大大降低了灰度字符叠加的成本,提高了可操作性。
申请公布号 CN103647905A 申请公布日期 2014.03.19
申请号 CN201310568275.0 申请日期 2013.11.15
申请人 天津天地伟业数码科技有限公司 发明人 戴林;边伟;乔高学
分类号 H04N5/262(2006.01)I;H04N5/272(2006.01)I 主分类号 H04N5/262(2006.01)I
代理机构 天津市宗欣专利商标代理有限公司 12103 代理人 王宁宁
主权项 一种基于FPGA的低成本多级灰度视频字符叠加系统,其特征在于:该系统包括利用电阻搭建的分压电路,与FPGA控制器连接的采集视频同步信号的视频采集模块,由FPGA控制器控制的串口DA芯片和高速开关,采用串口DA芯片和高速开关通过FPGA控制器实现多级灰度电平的产生电路,采用I2C的外部ROM保存灰度值。
地址 300384 天津市西青区华苑新技术产业园区(环外)海泰华科二路8号