发明名称 |
用于减少视频解码器中纹理解码模块的总线通信量的方法和装置 |
摘要 |
本发明提供了减少视频比特流的纹理解码期间的总线通信量的各种技术。在一个配置中,无线通信设备(例如,蜂窝电话,等等)包括处理器,该处理器配置为执行可操作为在比特流中分离宏块(MB)信息和残余分组数据的指令。该残余分组数据用于生成具有编解码独立的通用顺序的编解码独立的非零MB分组。然后该编解码独立的非零MB分组和MB信息随后用于重构视频比特流的各个帧的像素。 |
申请公布号 |
CN102177713B |
申请公布日期 |
2014.03.19 |
申请号 |
CN200980140540.7 |
申请日期 |
2009.10.08 |
申请人 |
高通股份有限公司 |
发明人 |
S·肖;J·杜 |
分类号 |
H04N19/13(2014.01)I;H04N19/61(2014.01)I;H04N19/69(2014.01)I |
主分类号 |
H04N19/13(2014.01)I |
代理机构 |
上海专利商标事务所有限公司 31100 |
代理人 |
陈炜 |
主权项 |
一种集成电路,包括:处理器,配置为执行指令,所述指令操作为(i)解码并在比特流中分开宏块MB信息和残余分组数据;(ii)从所述残余分组数据中生成编解码独立的非零MB分组,所述非零MB分组的每一个被生成为具有对应于1+2*N个16比特的字和24+N个16比特的字之一的分组长度,其中,N是非零量化系数的数目,所述非零量化系数以编解码独立的通用顺序被列出;以及(iii)从编解码独立的非零MB分组和该MB信息中重构像素;以及包含所述指令的存储器。 |
地址 |
美国加利福尼亚州 |