发明名称 一种四通道的之型扫描结构
摘要 本发明提出一种四通道的之型扫描结构,包括:一结构主体中的双端口RAM有4个子块且存储128个数据,每4个数据分享一地址,共32个地址,32个地址分上16个地址、下16个地址进行乒乓操作;双端口RAM只写边有4个写端数据选择模块、4个写端地址选择模块、一数据地址分发模块,各子块只写边通过与其连接的一写端数据选择模块、一写端地址选择模块和数据地址分发模块分别接收4个输入通道中的数据;双端口RAM只读边有4个读端数据选择模块、一读端地址选择模块、一输出数据排序模块,各子块只读边通过与其连接的一读端地址选择模块、一读端数据选择模块和输出数据排序模块按之型扫描要求输出数据,则对4个数据进行并行流水之型扫描,提高芯片相对性能。
申请公布号 CN103581668A 申请公布日期 2014.02.12
申请号 CN201310602026.9 申请日期 2013.11.21
申请人 杭州士兰微电子股份有限公司 发明人 陈剑军
分类号 H04N19/00(2014.01)I;H04N19/129(2014.01)I;H04N19/60(2014.01)I 主分类号 H04N19/00(2014.01)I
代理机构 上海思微知识产权代理事务所(普通合伙) 31237 代理人 郑玮
主权项 一种四通道的之型扫描结构,其特征在于,结构如下:整个结构主体采用一双端口RAM,所述双端口RAM分成4个子块,所述双端口RAM最少可以存储128个数据,所述128个数据中,每4个数据一个地址,共32个地址,所述32个地址分成上16个地址、下16个地址进行乒乓操作;所述双端口RAM一边为只写、一边为只读,所述之型扫描结构在双端口RAM只写的一边至少包括的多个写端数据选择模块和多个写端地址选择模块与所述子块数目相同,且每个子块只写的一边的两个输入端分别连接一个写端数据选择模块和一个写端地址选择模块;所述之型扫描结构在双端口RAM只写的一边还包括数据地址分发模块,其输入端接收4个输入通道中的数据,其写有效信号连接至所述双端口RAM写有效输入端,其读写的乒乓控制有效信号连接至一读端地址选择模块的输入端,以及每个写端数据选择模块和每个写端地址选择模块的输入端分别只连接所述数据地址分发模块的一个输出端;所述之型扫描结构在双端口RAM只读的一边至少包括多个读端数据选择模块和所述读端地址选择模块,所述读端数据选择模块和所述子块数目相同,所述读端地址选择模块输出端连接至各子块只读一边的输入端,且其输入端接收读写的乒乓控制有效信号,所述每个读端数据选择模块输入端只分别连接一个子块只读一边的输入端;只读一边还包括输出数据排序模块,所述各读端数据选择模块输出端分别只连接所述输出数据排序模块的一个输入端,并通过所述输出数据排序模块输出通道按之型扫描要求输出数据。
地址 310012 浙江省杭州市黄姑山路4号