发明名称 一种高可靠低成本测控应答机载波跟踪环及其方法
摘要 本发明公开了一种高可靠低成本测控应答机载波跟踪环及其方法。它包括下混频器、中频放大器和滤波器、自动控制增益放大器、检波器、电平转换器、第一模/数转换器、第二模/数转换器、第三模/数转换器、反熔丝FPGA、第一数/模转换器、第二数/模转换器、VCXO、分路器、第一频率合成器、第二频率合成器、第一缓冲级、第二缓冲级,高可靠低成本测控应答机载波跟踪方法包括上行载波跟踪、环路状态检测控制和频率合成器实时监测三个步骤。本发明利用数字电路和模拟电路相结合的方式,同时兼顾了数字电路的灵活性和模拟电路的可靠性,并且降低了成本。
申请公布号 CN103581083A 申请公布日期 2014.02.12
申请号 CN201310558213.1 申请日期 2013.11.11
申请人 浙江大学 发明人 李承一;王春晖;金仲和
分类号 H04L27/00(2006.01)I 主分类号 H04L27/00(2006.01)I
代理机构 杭州求是专利事务所有限公司 33200 代理人 张法高
主权项 一种高可靠低成本测控应答机载波跟踪环,其特征在于包括:下混频器、中频放大器和滤波器、自动控制增益放大器、检波器、电平转换器、第一模/数转换器、第二模/数转换器、第三模/数转换器、反熔丝FPGA、第一数/模转换器、第二数/模转换器、VCXO、分路器、第一频率合成器、第二频率合成器、第一缓冲级、第二缓冲级;其中下混频器的输出端与中频放大器和滤波器的输入端连接,中频放大器和滤波器的输出端与自动控制增益放大器的第一输入端连接,自动控制增益放大器的输出端与检波器的第一输入端连接,检波器的输出端与电平转换器的输入端连接,电平转换器的输出端与第一模/数转换器的输入端连接,第一模/数转换器的输出端与反熔丝FPGA的第一输入端连接,第一频率合成器的第二输出端与第一缓冲级的输入端连接,第一缓冲级的输出端与第三模/数转换器的输入端连接,第三模/数转换器的输出端与反熔丝FPGA的第三输入端连接,第二频率合成器的第二输出端与第二缓冲级的输入端连接,第二缓冲级的输出端与第二模/数转换器的输入端连接,第二模/数转换器的输出端与反熔丝FPGA的第二输入端连接,反熔丝FPGA的第一输出端与第一数/模转换器的输入端连接,第一数/模转换器的输出端与自动控制增益放大器的第二输入端连接,反熔丝FPGA的第二输出端与第二数/模转换器的输入端连接,第二数/模转换器的输出端与VCXO的输入端连接,VCXO的输出端与分路器的输入端连接,分路器的输出端与第一频率合成器和第二频率合成器的输入端连接,第一频率合成器的第一输出端与下混频器的第二输入端连接,第二频率合成器的第一输出端与检波器的第二输入端连接;所述反熔丝FPGA内部完成数字信号去直流、环路滤波、信号检测、锁定检测、环路检测、VCXO控制电压生成、VGA模式控制、第一频率合成器状态监测和第二频率合成器状态监测的功能,反熔丝FPGA的第一输入端输入由第一模/数转换器采样的相位误差信号,相位误差信号经过去直流、环路滤波器、信号检测器、锁定检测器、环路检测器后生成VCXO控制电压信号,VCXO控制电压信号由反熔丝FPGA的第二输出端输出,经第二数/模转换器转换为模拟量输出给VCXO,VCXO在控制电压的作用下输出参考频率fref,参考频率fref经第一频率合成器和第二频率合成器倍频后输入下混频器和检波器构成载波跟踪环闭环系统,反熔丝FPGA的第一输出端输出VGA模式控制信号,VGA模式控制信号经第一数/模转换器转换为模拟量输出给自动控制增益放大器,从而控制自动控制增益放大器工作于自动调节增益的模式或受VGA模式控制信号控制增益的模式,反熔丝FPGA的第二输入端输入由第二模/数转换器采样的第二频率合成器状态监测量,反熔丝FPGA的第三输入端输入由第三模/数转换器采样的第一频率合成器状态监测量,从而实时监测频率合成器的工作状态。
地址 310027 浙江省杭州市浙大路38号