发明名称 | 调制信号源 | ||
摘要 | 本发明涉及数字通信技术领域,公开了一种调制信号源。所述调制信号源包括:两个点频源、一个DDS、两个混频器以及FPGA控制电路,其中,第一点频源的输出同时耦接DDS及第一混频器,同时作为DDS的参考时钟信号和第一混频器的本振信号;第二点频源的输出耦接第二混频器,作为第二混频器的本振信号;DDS与FPGA控制电路交互,以DDS内部的输出信号作为FPGA控制电路的时钟信号;第一混频器和第二混频器串接于DDS的输出端,对DDS的输出信号进行二次混频。与现有技术相比,本发明的技术方案将同一器件产生的信号同时应用于多处,使得系统构造变得简单,从而减小模块体积,减低了模块成本,并且提高了调制信号质量。 | ||
申请公布号 | CN103546408A | 申请公布日期 | 2014.01.29 |
申请号 | CN201310535574.4 | 申请日期 | 2013.11.01 |
申请人 | 四川九洲电器集团有限责任公司 | 发明人 | 杨杰;孙敏;杨光 |
分类号 | H04L27/12(2006.01)I | 主分类号 | H04L27/12(2006.01)I |
代理机构 | 北京万慧达知识产权代理有限公司 11111 | 代理人 | 杨颖;张金芝 |
主权项 | 一种调制信号源,其特征在于,所述调制信号源包括:两个点频源、一个DDS、两个混频器以及FPGA控制电路,其中,第一点频源的输出同时耦接所述DDS及第一混频器,同时作为所述DDS的参考时钟信号和所述第一混频器的本振信号;第二点频源的输出耦接第二混频器,作为所述第二混频器的本振信号;所述DDS与所述FPGA控制电路交互,以所述DDS内部的输出信号作为所述FPGA控制电路的时钟信号;所述第一混频器和所述第二混频器串接于所述DDS的输出端,对所述DDS的输出信号进行二次混频。 | ||
地址 | 621000 四川省绵阳市科创园区九华路6号 |