发明名称 行缓冲器电路、图像处理装置、和图像形成装置
摘要 本发明涉及行缓冲器电路、图像处理装置、和图像形成装置。在进行对单端口存储器写入数据的写入处理时,将由数据连接部连接的规定像素量的数据一并写入到单端口存储器,在进行从单端口存储器读出数据的读出处理时,从单端口存储器一并读出规定像素量的数据,在进行规定像素量的数据对单端口存储器的写入处理后,在用于写入单端口存储器的接下来的规定像素量的数据被输入前,进行从单端口存储器读出数据的读出处理。由此,可以提供一种能以高速进行读出动作和写入动作而不增大电路规模的行缓冲器电路。
申请公布号 CN102215316B 申请公布日期 2013.12.25
申请号 CN201110193811.4 申请日期 2009.03.26
申请人 夏普株式会社 发明人 石仓知弥
分类号 H04N1/32(2006.01)I;G11C7/10(2006.01)I 主分类号 H04N1/32(2006.01)I
代理机构 北京尚诚知识产权代理有限公司 11322 代理人 龙淳
主权项 一种行缓冲器电路,其具有存储1行的图像数据的单端口存储器、和控制对所述单端口存储器的数据的写入和读出的存储器控制部,其特征在于,包括:数据连接部,将用于写入到所述单端口存储器的规定像素量的每个像素的数据彼此连接;数据展开部,将从所述单端口存储器读出的规定像素量的数据分割成每个像素的数据;和数据输出部,将由所述数据展开部分割的每个像素的数据按每个像素依次输出,其中,所述存储器控制部,在进行对所述单端口存储器写入数据的写入处理时,将由所述数据连接部连接的规定像素量的数据一并写入到所述单端口存储器,在进行从所述单端口存储器读出数据的读出处理时,从所述单端口存储器一并读出规定像素量的数据,所述数据输出部包括:输出侧数据保持部,保持由所述数据展开部展开的关于多个像素的每个像素的数据中的一部分像素的数据;和输出切换开关,切换输出到所述行缓冲器电路的外部的数据,所述数据展开部,将分割后的每个像素的数据中的先头像素的数据输出到所述输出切换开关,而将剩余的像素的数据输出到所述输出侧数据保持部,所述输出切换开关,在输出从所述数据展开部输入的先头像素的数据后,按每个像素依次输出从所述输出侧数据保持部输入的所述剩余的像素的数据。
地址 日本大阪府