发明名称 无源相控阵雷达天线阵元自检模块
摘要 本发明提出的一种新型无源相控阵雷达阵元自检模块,包括,一片CPLD可编程逻辑阵列芯片和子阵中与移相器数目相同的取样电阻,它还包括,向上述CPLD可编程逻辑阵列芯片提供稳定时钟信号的时钟信号源,作为CPLD芯片判断激励模块工作是否正常的基准时钟,上述取样电阻将阵元的自检信号反馈回上述CPLD可编程逻辑阵列芯片通用I/O输入输出引脚上,当信号电压高于I/0引脚端口的门限电压时进行“+1”计数,当低于通用I/O引脚端口的门限电压时则停止“+1”计数,完成一个工作周期后通过内部判断程序并行的判断出所有阵元工作状态。本发明由于取消了高成本且结构复杂的SW258芯片,大大提高了信号的检测速度和可靠性,减少了整个系统的体积、天线的耗电量、发热量。<pb pnum="1" />
申请公布号 CN106342228B 申请公布日期 2013.11.20
申请号 CN200910121712.8 申请日期 2009.06.16
申请人 中国航空工业集团公司雷华电子技术研究所 发明人 雷鸣;谢君甫
分类号 G01R31/28(2006.01)I;G01S7/02(2006.01)I 主分类号 G01R31/28(2006.01)I
代理机构 成飞(集团)公司专利中心 51121 代理人 郭纯武
主权项 一种无源相控阵雷达阵元自检模块,包括,一片CPLD可编程逻辑阵列芯片、向上述CPLD可编程逻辑阵列芯片提供稳定时钟信号的时钟信号源,和与激励模块数目相同的电流取样电阻,其特征在于:在每一个激励模块电路中,上述电流取样电阻是串联移相器的复位线圈绕组和置位线圈绕组的公共点与电源地之间的,该取样电阻将天线阵元工作时的电流取样出来形成自检信号,传输给CPLD可编程逻辑阵列芯片的I/O引脚,时钟信号源向上述CPLD可编程逻辑阵列芯片引脚输入稳定的时钟信号,作为CPLD可编程逻辑阵列芯片判断激励模块工作是否正常的基准时钟,当自检信号电压高于CPLD可编程逻辑阵列芯片I/O引脚端口的门限电压时进行“+1”计数,当低于CPLD可编程逻辑阵列芯片I/O引脚端口的门限电压时则停止“+1”计数,完成一个工作周期后,通过根据每一个自检信号对应的计数器中数据的大小的取值范围的内部判断程序,并行的判断出所有阵元工作状态。
地址 214063 江苏省无锡市滨湖区梁溪路796号