发明名称 高速存储区的访问方法以及访问装置
摘要 一种高速存储区的访问方法及访问装置,其中所述访问方法包括:在处理器核心请求访问主存时,基于所述Cache数据在主存首地址、Cache行数据量、Cache行条目总数和Cache行有效位判断请求主存地址是否命中Cache;若所述请求主存地址命中Cache,则基于所述Cache数据在局部存储器首地址确定与所述请求主存地址对应的局部存储器地址,并基于所述局部存储器地址加载Cache数据;若所述请求主存地址未命中Cache,则基于所述不命中入口跳转至不命中处理例程。本技术方案简化了高速存储区的逻辑设计开销,提高了处理器的易编程性和适应性。
申请公布号 CN103377141A 申请公布日期 2013.10.30
申请号 CN201210107339.2 申请日期 2012.04.12
申请人 无锡江南计算技术研究所 发明人 高剑刚;许勇;唐勇;李媛;张清波;郑方;高红光
分类号 G06F12/08(2006.01)I 主分类号 G06F12/08(2006.01)I
代理机构 北京集佳知识产权代理有限公司 11227 代理人 骆苏华
主权项 一种高速存储区的访问方法,所述高速存储区包括局部存储器,其特征在于,所述局部存储器存储有Cache数据和描述符,所述描述符包括Cache数据在主存首地址、Cache数据在局部存储器首地址、Cache行数据量、Cache行条目总数、Cache行有效位和不命中入口,所述访问方法包括:在处理器核心请求访问主存时,基于所述Cache数据在主存首地址、Cache行数据量、Cache行条目总数和Cache行有效位判断请求主存地址是否命中Cache;若所述请求主存地址命中Cache,则基于所述Cache数据在局部存储器首地址确定与所述请求主存地址对应的局部存储器地址,并基于所述局部存储器地址加载Cache数据;若所述请求主存地址未命中Cache,则基于所述不命中入口跳转至不命中处理例程。
地址 214083 江苏省无锡市滨湖区军东新村030号