发明名称 计算机时钟电路
摘要 本实用新型公开了一种计算机时钟电路,包括一第一锁相环电路、一第二锁相环电路、一第一分频器、一第二分频器及一时钟寄存器,所述第一、第二锁相环电路用于接收一外部时钟信号,并分别输出一与所述外部时钟信号相位一致的第一、第二脉冲信号,所述第一、第二分频器分别对所述第一、第二脉冲信号进行分频。还包括一延迟模块,其由一RC延迟电路和两个史密特反相器组成,其中,RC延迟电路串联于两史密特反相器之间。本实用新型的优点是:没有开机按钮,节约相关制造成本,降低了设计的复杂性;同时,没有辅助电源,节电,增加计算机局部电路使用寿命,不易发生火灾等事故隐患。
申请公布号 CN203217417U 申请公布日期 2013.09.25
申请号 CN201320125909.0 申请日期 2013.03.19
申请人 李咸浩 发明人 李咸浩
分类号 G06F1/06(2006.01)I 主分类号 G06F1/06(2006.01)I
代理机构 代理人
主权项 计算机时钟电路,其特征在于:包括一第一锁相环电路、一第二锁相环电路、一第一分频器、一第二分频器及一时钟寄存器,所述第一、第二锁相环电路用于接收一外部时钟信号,并分别输出一与所述外部时钟信号相位一致的第一、第二脉冲信号,所述第一、第二分频器分别对所述第一、第二脉冲信号进行分频。
地址 330000 江西省南昌市紫阳大道338号江西现代职业技术学院公共教学部