发明名称 用于分组化系统的高速通信的节省成本的前导结构
摘要 本发明的系统(700)、装置(600)和方法提供了用于高速通信系统的分级伪循环对称和全循环对称的训练序列结构(100)。分级伪循环对称部分(101)优选地用于突发检测、粗频和定时差错估计以及AGC增益设置。全循环对称部分(102)优选地用于信道估计、精频差错估计。所得到的序列具有很好的峰值平均功率(PAPR)性质,使得它适合许多应用。由于使用了对称序列,也提高了带宽效率。
申请公布号 CN101578833B 申请公布日期 2013.08.21
申请号 CN200780036576.1 申请日期 2007.09.27
申请人 皇家飞利浦电子股份有限公司 发明人 D·比鲁;S·-A·塞耶迪-埃斯法哈尼
分类号 H04L27/26(2006.01)I 主分类号 H04L27/26(2006.01)I
代理机构 中国专利代理(香港)有限公司 72001 代理人 龚海军;谭祐祥
主权项 1.一种块传输无线通信系统(700),包括:前导(100),包括至少一个两部分训练序列(101-102)的重复,由此由于消除了对训练序列包括任何从包括循环前缀、零前缀和零后缀的组中选取的组件的需要,所述无线通信系统的带宽效率得以提高;发射器(602),在每一个块时域和块频域的开始传输所述前导(100)和包括在其中的两部分训练序列(101-102);和接收器(603),其将训练序列(101-102)用于时间同步(SYNC)、频率偏移估计(FOE)、AGC增益设置、定时差错估计和信道估计(CE),其中由于比传统系统低至少2dB的峰值平均功率比(PAPR),无线通信系统(700)的带宽效率得以提高,其中两部分训练序列(101-102)被定义为多个也被称为本原序列的恒定振幅零自相关(CAZAC)序列的序列,恒定振幅零自相关(CAZAC)序列展现了循环正交属性,并且两部分训练序列的基本单元由以下方程定义<maths num="0001"><![CDATA[<math><mrow><mi>A</mi><mrow><mo>(</mo><mi>n</mi><mo>=</mo><mi>p</mi><mo>+</mo><mi>N</mi><mo>*</mo><mi>q</mi><mo>)</mo></mrow><mo>=</mo><msup><mi>e</mi><mrow><mi>j</mi><mrow><mo>(</mo><mfrac><mrow><mn>2</mn><mi>&pi;m</mi></mrow><mi>N</mi></mfrac><mo>&CenterDot;</mo><mi>pq</mi><mo>+</mo><mi>&alpha;</mi><mo>)</mo></mrow></mrow></msup><mo>,</mo></mrow></math>]]></maths>p=1,..,Nq=1,..,N其中m与N互素,<img file="FSB00001017634700012.GIF" wi="195" he="65" />α是相位偏移因子,N是产生长度为N<sup>2</sup>的序列的整数,其中长度包括4、9、16、25和36,其中块传输是基于分组的OFDM传输,其中两部分训练序列包括:具有分级伪循环对称序列结构的第一部分(101);和具有全循环对称训练序列结构的第二部分(102)。
地址 荷兰艾恩德霍芬
您可能感兴趣的专利